排序方式: 共有8条查询结果,搜索用时 218 毫秒
1
1.
通常在安全处理系统中,微处理都将密钥储存在静态随机存储器(SRAM)中,如果SRAM的数据在断电后确实完全丢失,那么采取这样的对策是非常安全的,但是SRAM在断电后存在数据残留的问题,是系统的一个重大安全隐患。针对信息系统的安全性,用实验方法进行了SRAM数据残留特性的研究,确定了多种SRAM数据残留的临界温度点,建立了数据残留时间与温度的相关关系,进行了数据残留特性与电参数的相关分析,提取出数据残留特性的特征电参数待机电流Iddsb,有助于进一步研究SRAM数据残留机理。 相似文献
2.
闩锁(latch-up)效应严重影响了CMOS集成电路的可靠性,如何对其进行快速有效地测试是很有必要的,本文主要介绍了代表了当今世界测试仪器技术发展方向的虚拟仪器技术(VI)及其在开发集成电路闩锁测试系统过程中的应用. 相似文献
3.
5.
MOSFET热载流子退化/寿命模型参数提取 总被引:5,自引:4,他引:1
基于 MOSFET热载流子可靠性物理 ,并结合电应力条件下热载流子退化特征量ΔIds/Ids0 、Isub等实测数据的拟合处理 ,发展了可表征退化物理意义的衬底电流与退化 /寿命参数提取模型 ;进而由自动测试 ATE与 CAD技术相结合的监测系统 ,实现了载流子速度饱和临界电场Ecrit、有效导电长度 LC和寿命因子 H、m、n提取 .实验研究结果表明 ,模型及提取参数合理可信 ,并可进一步应用于 MOSFET及其电路的退化 /寿命模拟预测 相似文献
6.
7.
8.
IDDQ测试技术及其实现方法 总被引:2,自引:1,他引:1
IDDQ测试是近几年来国外比较流行的CMSO集成电路测试技术。IDDQ测试能够2检测出传统的固定值故障电压测试所无法检测的CMOS集成电路内部的缺陷、所以,能够明显提高CMOS集成电路的使用可靠性。本文叙述了IDDQ测试的基本原理和IDDQ测试在集成电路测试系统上的实现方法及测试实例。 相似文献
1