首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   43篇
  免费   1篇
  国内免费   2篇
化学   4篇
物理学   1篇
无线电   41篇
  2010年   1篇
  2008年   3篇
  2007年   6篇
  2006年   3篇
  2005年   3篇
  2004年   4篇
  2003年   4篇
  2002年   1篇
  2001年   5篇
  2000年   5篇
  1999年   2篇
  1998年   1篇
  1997年   1篇
  1995年   1篇
  1993年   1篇
  1992年   1篇
  1991年   2篇
  1990年   1篇
  1988年   1篇
排序方式: 共有46条查询结果,搜索用时 0 毫秒
1.
邵丙铣  陈祥君 《分析化学》1993,21(7):861-864
本文论述了WO_3薄膜氢离子敏器件的结构、原理、制备技术和测试分析。利用WO_3薄膜在H+溶液中由绝缘转化为导电特性,成功地研制成氢离子敏器件。这是一种简易而经济的微型pH敏器件技术。  相似文献   
2.
Organic photovoltaic (OPV) cells were fabricated via vacuum vapor deposition with {4-[2-(3-di-cyanomethylidene-5,5-dimethylcyclohexenyl)vinyl]phenyl}di(1-naphthyl)amine (DNP-2CN) as the electron donor, and fullerene (C60) as the electron acceptor. A thin film (10 nm) of tris(8-quinolinolato)aluminum (Alq3) was adopted as the buffer layer. A device based on this DNP-2CN exhibited an open circuit voltage (Voc) of 370 mV, a short-circuit current density (Jsc) of 0.61 mAocm 2, and a white-light power conversion efficiency ( η) of 0.09% (AM1.5, 75 mW.cm^- 2).  相似文献   
3.
串扰约束下超深亚微米顶层互连线性能的优化设计   总被引:2,自引:1,他引:1  
优化顶层互连线性能已成为超深亚微米片上系统(SOC)设计的关键.本文提出了适用于多个工艺节点的串扰约束下顶层互连线性能的优化方法.该方法由基于分布RLC连线模型的延迟串扰解析公式所推得.通过HSPICE仿真验证,对当前主流工艺(90nm),此优化方法可令与芯片边长等长的顶层互连线(23.9mm)的延时减小到182ps,数据总线带宽达到1.43 GHz/ μ m,近邻连线峰值串扰电压控制在0.096Vdd左右.通过由本方法所确定的各工艺节点下的截面参数和性能指标,可合理预测未来超深亚微米工艺条件下顶层互连线优化设计的发展趋势.  相似文献   
4.
反量化、反变换(IQIT)是H.264解码过程中的重要环节之一文中根据H.264规范,设计了一种节省资源的IQIT模块.通过对其中矩阵运算单元进行多次复用,大大降低了对资源的占用,并通过FPGA进行了验证.该设计结构能够满足低功耗、便携式解码设备要求.  相似文献   
5.
徐锋  邵丙铣 《微电子学》2003,33(1):56-59
基于0.6μm双阱CMOS工艺模型,实现了一种高速低功耗16×16位并行乘法器。采用传输管逻辑设计电路结构,获得了低功耗的电路性能。采用改进的低功耗、快速Booth编码电路结构和4-2压缩器电路结构,它在2.5V工作电压下,运算时间达到7.18ns,平均功耗(100MHz)为9.45mW。  相似文献   
6.
全差分运放中共模反馈电路的一种新接法   总被引:5,自引:1,他引:4  
提出一种新的连接方法,利用一个简单的差分对,通过与差分信号共用信号通路,实现共模反馈电路,比传统方法节省了晶体管.并给出使用了这个共模反馈电路的一个高速、高增益、二级全差分运算放大器的设计实例.给出了理论分析和HSPICE的模拟结果.其共模回路的开环增益72dB,单位增益带宽34MHz,相位裕度是70°,增益裕度12dB.  相似文献   
7.
一种低电压的CMOS带隙基准源   总被引:11,自引:6,他引:5  
设计了一种用于集成电路内部的带隙基准源,采用了1.0V/0.18μmCMOS工艺。该电路利用电阻分压和高阶温度补偿,达到降低温度率数的目的,并具有好的电源抑制比。SPICE仿真结果表明,在0℃-100℃范围内度可达到18ppm/℃,其电源抑制比可达到62dB。  相似文献   
8.
实现快速、低功耗以及节省面积的乘法器对高性能微处理器 (例如 DSP和 RISC)而言是至关重要的。文中详尽论述了新型的增强型多输出多米诺逻辑 ( EMODL)及其 n-MOS赋值树的尺寸优化方法 ,并用它实现了高速低功耗 2 0× 2 0 bit流水线乘法器。最后 ,通过 HSPICE仿真 ,确认了该乘法器结构的优越性 :流水线等待时间小 ( 2倍于系统时钟 )、运算速度高 ( 10 0 MOPS)以及低功耗 ( 2 3 .94m W)  相似文献   
9.
连续可变斜率增量调制编解码器的设计   总被引:3,自引:0,他引:3  
王勇涛  邵丙铣 《微电子学》1999,29(3):215-219
连续可变斜率增量调制是一种性能良好的音节压扩自适应增量调制,非常适合语音信号的编解码,其硬件实现简单,抗噪声能力强,研究了连续可变斜率增量调制算法,并通过计算机模拟对系统参数及系统性能进行讨论和优化,给出了硬件实现的具体线路图,对模拟结果进行了讨论。  相似文献   
10.
离子敏场效应器件的界面电势   总被引:2,自引:0,他引:2  
本文将氧化物的表面基模型同离子敏场效应器件的运用条件结合起来,进行了综合的理论与实验分析,证实了绝缘层表面同溶液间的界面行为对器件的敏感特性的影响起了主导作用,同时也不能忽略半导体材料与绝缘层之间界面行为的影响。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号