首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   27篇
  免费   2篇
  国内免费   4篇
化学   1篇
力学   2篇
数学   11篇
物理学   2篇
无线电   17篇
  2022年   1篇
  2015年   1篇
  2014年   1篇
  2013年   3篇
  2012年   1篇
  2011年   2篇
  2009年   1篇
  2008年   1篇
  2007年   1篇
  2006年   2篇
  2005年   2篇
  2002年   1篇
  2000年   2篇
  1999年   2篇
  1996年   1篇
  1995年   1篇
  1994年   3篇
  1993年   1篇
  1989年   3篇
  1986年   3篇
排序方式: 共有33条查询结果,搜索用时 540 毫秒
1.
对加载开路短截线的微带线的EBG特性及应用进行了研究.通过理论分析和实验证明其不仅表现出显著的阻带特性,还具有以下独特性质:阻带中心频率主要由短截线决定;周期长度可以远小于半波长;取适当参数,在特定阻带中心会出现衰减很小的尖峰.最后采用该结构研制了一个宽带低通滤波器.  相似文献   
2.
本文把两个半正定矩阵乘积的特征值的一组不等式,推广到一般Hermite方阵上去并得到一个相似的结果。  相似文献   
3.
卜山  周玉梅  赵建中  刘海南 《半导体技术》2014,39(5):326-329,334
基于绝缘体硅(SOI)0.35μm工艺实现了一款满足IEEE 1596.3和ANSI/TIA/EIA-644工业标准的低压差分信号(LVDS)驱动器芯片。全芯片分为预驱动模块、输出驱动模块、共模反馈模块、使能模块和偏置模块。提出了一种具有低输入电容输出驱动模块电路结构,经仿真验证可有效降低LVDS预驱动模块30%的功耗,同时降低29%的信号延时。芯片利用共模反馈机制控制输出信号的共模电平范围,通过环路补偿保证共模反馈电路的环路稳定性。芯片使用3.3 V供电电压,经Spice仿真并流片测试,输出信号共模电平1.23 V,差分输出电压347 mV,在400 Mbit/s数据传输速率下单路动态功耗为22 mW。  相似文献   
4.
为了解现行初三化学课本实验内容的使用和实验教学改革情况,我们在1988年9月用问卷方式进行了一些调查。对象是苏州、无锡、常州等市、县的初三化学教师,内容是现行初三化学课本实验内容和实验教学改革情况。我们拟以中学化学教学大纲、教学目标管理和教育评价理论为依据,用模糊数学的方法来处理调查所得数据,经过分析,得出结论,并提出几点建议。  相似文献   
5.
设计了一种应用于PCIExpress2.0协议的物理编码子层,可以与物理媒介连接子层共同构成独立的物理层芯片。本文从面积与功耗方面对8b10b编解码的两种实现方法进行比较;并设计了复位控制器、头字符检测电路、时钟补偿弹性缓冲器、内建自测试等电路。全部电路在SMIC65nraCMOS工艺下综合,SS工艺角、工作频率500MHz条件下芯片面积为5500μmz,动态功耗为2.74mW。  相似文献   
6.
7.
毫米波四脊方波导的研究   总被引:1,自引:0,他引:1  
采用模式匹配法详细分析毫米波四脊方波导的传输特性。首先将对称加载四脊的方波导横截面分成三个子区域,将其中的电磁场分量用模式函数和的形式分别展开,通过在区域交界面上施加边界条件得到展开系数,进而得出本征方程。接着采用数值计算方法求出本征值和特性阻抗等重要参数,与参考文献中的结果比较吻合。最后采用上述方法设计了工作频段为18-40GHz的四脊方波导,它可用于毫米波双极化或圆极化宽带喇叭天线的馈源传输线。  相似文献   
8.
T∷DAX—DCS1/0叠加网北京市电信开发建设指挥部赵建中译T∷DAX数字接入和交叉连接系统可以使传输网的管理和操作有明显的改进.K满足SDH/SONET标准。用T∷DAX替换现有的人工的数字配线架(DDF).不仅为我们面临的问题提出了解决的办法....  相似文献   
9.
在满足H可积的条件下,利用随机变量的截尾方法,以及相关引理,给出了行内两两NQD序列以及p混合条件的随机组列部分和的完全收敛定理以及强大数定理.  相似文献   
10.
本文提出了一种支持多标准的具有系数可调的均衡器和宽跟踪能力的时钟数据恢复电路。基于对系统参数和一阶 bang-bang 时钟数据恢复电路的环路特性分析,推导出电路设计参数。考虑到抖动性能,追踪能力以及芯片面积,文中采用了一阶数字滤波器和6-bit DAC以及高线性度的相位插值器实现了高相位调整精度和小面积的时钟恢复电路,同时该结构实现了±2200ppm的频偏跟踪能力,使得该结构适用于不同源的高速串行传输系统,尤其是内嵌时钟结构。该设计已经在55nm CMOS工艺上流片验证,测试结果显示符合误码率的要求以及抖动容忍规范。该测试芯片整体面积是0.19mm2,其中时钟恢复电路只占0.0486mm2 而且该电路工作在5Gbps,供电电压为1.2V时,只消耗30mW。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号