排序方式: 共有5条查询结果,搜索用时 0 毫秒
1
1.
2.
以DDR高速总线为例,通过对DDR源同步时序的分析,以此提供一个高速PCB设计中高速总线时序完整的分析方法,从而使设计中的高速总线频率达到真正高速度和大的时序裕量。在此创新地在时序分析过程打破纯粹的理论公式推导,结合仿真分析软件,采用理论计算和仿真图形相结合的方法,使时序分析变得更加简化和直观。这种分析方法在其他高速总线分析中也得到广泛应用,并在实践中得到有效验证。 相似文献
3.
IBIS模型在高速PCB仿真设计中有广泛的应用。然而大多因缺乏对IBIS模型的深入认识而大大降低仿真的效率和正确性。本文通过深入分析IBIS模型的数据表和对应的波形曲线,得出IBIS模型在高速PCB仿真设计中的一些新的重要结论。这些新的结论揭示了基于IBIS模型的信号完整性仿真的本质,并在实际的工程实践中得到了验证和广泛的应用。 相似文献
4.
5.
IBIS模型在高速PCB仿真设计中有广泛的应用。然而大多因缺乏对IBIS模型的深入认识而大大降低仿真的效率和正确性。本文通过深入分析IBIS模型的数据表和对应的波形曲线,得出IBIS模型在高速PCB仿真设计中的一些新的重要结论。这些新的结论揭示了基于IBIS模型的信号完整性仿真的本质,并在实际的工程实践中得到了验证和广泛的应用。 相似文献
1