首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   6篇
  免费   4篇
物理学   1篇
无线电   9篇
  2023年   1篇
  2012年   1篇
  2011年   3篇
  2010年   1篇
  2008年   3篇
  2007年   1篇
排序方式: 共有10条查询结果,搜索用时 114 毫秒
1
1.
潘伟涛  邱智亮 《电子器件》2012,35(2):221-226
为降低HINOC系统中CPU负荷,设计了一种HINOC MAC层的硬件加速协处理器,将部分软件功能采用硬件实现。设计采用硬件流分类机制及基于定长单元存储变长分组的队列管理方法,实现了各种业务流的快速分组、转发、调度等性能的明显提升。该设计通过了仿真及FPGA验证,实现了CPU、HIPHY及以太网之间数据的快速搬移处理。  相似文献   
2.
基于最新的CF/CF 3.0协议,设计了一款基于AHB总线的可配置的CF/CF 卡控制器.设计采用了高性能乒乓操作方式的改进异步FIFO.针对CF/CF 卡实际使用时往往只需要其某一两种模式的特点,采用了一种可定制可裁剪CF/CF 控制器电路的设计思路,极大地提高设计效率;探讨了一种基于SoC高性能接口控制器电路通用体系架构,已成功应用到多种接口控制器的设计中.设计通过了仿真(NC-Verilog)、综合(DC)以及FPGA验证,嵌入到单板系统中,实现了与CF存储卡之间的数据传输.  相似文献   
3.
针对基于静态结构特征的机器学习方法对门级硬件木马检测结果检测率不高的问题,提出了一种基于级联结构特征的硬件木马检测方法。利用共现矩阵进行特征构建,并使用多对多结构的堆叠式长短期记忆网络(Long Short-Term Memory, LSTM)进行木马特征的训练与识别。实验结果表明,该方法在Trusthub的15个基准网表中获得了93.1%的平均真阳性率(TPR)、99.0%的平均真阴性率(TNR)和79.3%的F1-score。实验结果优于现有方法。  相似文献   
4.
 将数据挖掘方法用于数字集成电路规律性提取,提出了一种扇形结构模板的规律性提取算法.采用压缩式存储及删除缓冲器结构等方法,降低了电路的存储空间.通过边权值编码,实现了逐级产生扇形频繁子电路的算法,解决了传统算法对大规模数字集成电路规律性提取时间复杂度过高的问题.实验结果表明该算法比SPOG与TREE算法更能充分提取电路的规律性,规律性提取时间更短.  相似文献   
5.
研究了电磁波在各向同性常规媒质和主轴与界面不重和的各向异性异向介质表面的反射和透射特性,给出了反射系数和透射系数的表达式.根据各向异性异向介质色散关系的不同,分四类讨论了主轴旋转对全反射和全透射现象的影响,并得到了不同情况下发生全反射和全透射的旋转角范围表达式.结果表明:在这种媒质界面上的波传输特性与常规界面有很大不同.  相似文献   
6.
一种数字集成电路链状频繁子电路提取算法   总被引:1,自引:0,他引:1  
潘伟涛  谢元斌  郝跃 《计算物理》2011,28(1):138-144
基于数据挖掘思想,提出一种链状结构模板的规律性提取算法,解决集成电路规律性提取算法复杂度过高的问题.通过对边权值进行编码,将复杂子电路的同构搜索转化为边权值序列的匹配问题.模板扩展过程利用剪枝策略删除非频繁子电路,提高了规律性提取效率.将模板的产生与子电路的同构搜索过程合并,简化规律性提取流程.解决大规模集成电路中规则性提取复杂度过高的问题.结果表明,算法比SPOG与TREE算法更能充分提取电路的规律性,得到较好的电路覆盖.  相似文献   
7.
基于对IP核复用的集成效率考虑,针对片上系统的设计特点构造了一种新型的IP核模型.该模型包括用于描述IP核的延迟信息的时序接口模块、多时钟域适应的再同步接口模块和IP功能描述模块.然后给出了该模型在片上系统中的集成方法.实际电路综合结果表明,和现有IP核集成相比,应用该模型进行片上系统集成,设计效率可以提高近30%,性能提高约15%.  相似文献   
8.
本文基于最新的MMC4.1协议,设计了一款基于AHB总线的低功耗MMC卡控制器.设计采用了高性能改进异步FIFO.针对MMC卡常用于便携式产品中的低功耗需求,采用了动态功耗管理和门控时钟技术,可降低功耗约60%;探讨了一种基于SoC高性能接口控制器电路通用体系架构,已成功应用到多种接口控制器的设计中.设计通过了仿真(NC-Verilog)、综合(DC)以及FPGA验证,嵌入到单板系统中,实现了与MMC存储卡之间的数据传输.  相似文献   
9.
,从逻辑关系上优化了进位旁路加法器中的进位旁路电路,并采用差分串联电压开关传输门(DCVSPG)逻辑电路实现.该方法解决了传统静态曼彻斯特链进位旁路电路的逻辑冲突问题,又避免了动态曼彻斯特链进位旁路电路在预充阶段的延迟和功耗开销.DCVSPG逻辑进位旁路比静态曼彻斯特链进位旁路和动态曼彻斯特链进位旁路分别节省了25%和...  相似文献   
10.
本文针对高性能同轴电缆接入网HINOC(High performance Network Over Coax)系统的应用场景,分析了HINOC系统所应具备的功能及其硬件体系结构,并着重针对由MAC和PHY组成的主功能模块介绍了一种低成本的SOC实现方案。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号