首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   3篇
  免费   1篇
无线电   4篇
  2023年   1篇
  2012年   2篇
  2004年   1篇
排序方式: 共有4条查询结果,搜索用时 15 毫秒
1
1.
该文介绍了一种电离层垂测仪的设计方法,分析了发射信号的选择要求,给出了实际电路模块。系统利用FPGA的IP核DDS产生正弦载波信号,经巴克码调相后,通过DAC和功放产生发射信号;接收机采用射频开关和直接ADC采样技术采集回波信号,避免了模拟正交解调时相位不平衡产生的问题。通过外场实验验证,表明该设计是切实可行,具有较好的实用价值。  相似文献   
2.
基于单片机控制的数字气压计设计与实现   总被引:6,自引:0,他引:6  
介绍了一种精密数字气压计的软硬件实现方法。该方法通过气压传感器获得与大气压相对应的模拟电压值,并经过V/F变换输入到单片机进行处理,从而实时显示相应的气压值。用本文所述的方法制成的气压计携带方便,操作简单,精确度高,完全符合设计要求。  相似文献   
3.

超宽带编码雷达探测地下介质时,回波信号不可避免地受到噪声影响,这会对数据解释带来一定困难. 频率-波数(f-k)滤波方法可以有效滤除部分噪声,但其对高频段的滤波效果欠佳. 针对此问题,本文提出一种改进的f-k滤波方法,即根据频率和波数的分布情况,设置不同的视速度阈值进行分段处理,提高高频段的视速度阈值,有效滤除了高频段的噪声. 实验结果表明,经本文方法处理后的图像熵较传统方法处理后的图像熵减小了6%,具有良好的噪声抑制效果.

  相似文献   
4.
该文针对无载频脉冲雷达信号周期重复性的特点,提出了一种全新的高速数字采样方法和原理。该方法利用FPGA 的差分比较器端口构成高速1 bit 量化器,采用FPGA 内部多相位时钟,对1 bit 数据流进行并行交替数字采样,并缓冲编码,从而获得上吉赫兹的等效数字采样率。通过将多个比较电平下的1 bit 采样数据进行累积,从而完成高速数字采样过程。在Xilinx 的XC2V3000 的FPGA 中实现了该方法,获得了采样率达1.6 GHz 的8 bit等效高速模数转换器功能。该设计方法不仅能够提高等效采样方式的效率,而且与高速实时采样相比,具有低功耗、低成本的优势,在实际中获得了良好的应用。   相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号