排序方式: 共有45条查询结果,搜索用时 0 毫秒
1.
2.
3.
目前,在半导体闪存多芯片的金线键合工艺中,为满足堆叠芯片不断增加等结构需要,键合线弧要求更低、更长,制造工艺变得相对更加复杂。针对生产过程中常遇到的塌线问题,通过对金线键合工艺中线弧形成动作的过程分析,以金线弹动现象为线索,探究了生产过程中塌线问题产生的原因,并给出了相应解决方案。经过此研究,长线键合的生产工艺能力得到加强,其成果对新封装产品的研发及基板设计具有有益的参考价值。 相似文献
4.
随着电子封装微型化、多功能化的发展,三维封装已成为封装技术的主要发展方向,叠层CSP封装具有封装密度高、互连性能好等特性,是实现三维封装的重要技术。针对超薄芯片传统叠层CSP封装过程中容易产生圆片翘曲、金线键合过程中容易出现0BOP不良、以及线孤(wireloop)的CPK值达不到工艺要求等问题,文中简要介绍了芯片减薄方法对圆片翘曲的影响,利用有限元(FEA)的方法进行芯片减薄后对悬空功能芯片金线键合(Wirebond)的影响进行分析,Filmon Wire(FOW)的贴片(DieAttach)方法在解决悬空功能芯片金线键合中的应用,以及FOW贴片方式对叠层CSP封装流程的简化。采用FOW贴片技术可以达到30%的成本节约,具有很好的经济效益。 相似文献
5.
6.
随着器件尺寸的迅速减小,直接隧穿电流将代替FN电流而成为影响器件可靠性的主要因素.根据比例差值算符理论和弛豫谱技术,针对直接隧穿应力下超薄栅MOS结构提出了一种新的弛豫谱--恒压应力下的直接隧穿弛豫谱(DTRS).该弛豫谱保持了原有弛豫谱技术直接、快速和方便的优点,能够分离和表征超薄栅MOS结构不同氧化层陷阱,提取氧化层陷阱的产生/俘获截面、陷阱密度等陷阱参数.直接隧穿弛豫谱主要用于研究直接隧穿注入的情况下超薄栅MOS结构中陷阱的产生和复合,为超薄栅MOS结构的可靠性研究提供了一强有力工具. 相似文献
7.
利用FN电流估计薄栅MOS结构栅氧化层的势垒转变区的宽度 总被引:2,自引:2,他引:0
通过数值求解整个势垒的薛定谔方程 ,发现 FN电流公式中的 B因子强烈依赖势垒的转变区的宽度 ,而 C因子则弱依赖于势垒的转变区的宽度 .给出了一种利用 WKB近似所得的处理电子隧穿存在转变区势垒的过程 ,并得到一个 FN电流的分析表达式 .它可用来估计薄栅 MOS结构的栅氧化层的势垒转变区的宽度 .在转变区的宽度小于 1nm时 ,它与数值求解薛定谔方程的结果吻合得很好 ,表明该方法可以用来估计势垒转变区的宽度 .实验的结果表明 B因子随温度有较大的变化 ,这个结果验证了该方法的部分预测结果 相似文献
8.
9.
10.
二维短沟道MOSFET阈值电压分析模型 总被引:1,自引:0,他引:1
随着器件尺寸的进一步减小,由量子效应导致的能带分裂对MOSFET中阈值电压特性的影响变得越来越重要.提出了一个包含量子效应(QME)的短沟道金属氧化物场效应晶体管(MOSFET)分析的阈值电压模型,该模型建立在求解包含量子校正的泊松方程的基础上.分析在泊松方程中考虑量子效应后建立的分析的阈值电压模型可知:随着器件尺寸的减小,由量子效应和短沟道效应引起的阈值电压的升高变得越来越严重.本模型的优点是没有引入额外的物理参数. 相似文献