首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   3篇
  免费   0篇
无线电   3篇
  2014年   2篇
  2007年   1篇
排序方式: 共有3条查询结果,搜索用时 156 毫秒
1
1.
本文通过对逐次逼近型ADC原理的分析,设计了一种用于视频采集10bit,900KS/S的逐次逼近型模拟数字转换器(SARADC),该模数转换器主要由采样保持、DAC、比较器和数字逻辑控制器组成。其中,DAC采用电荷定标型结构,利用对称电容阵列结构减少电容所占面积,同时提高缩放电容的匹配精度;比较器采用三级预放大器加一级动态锁存器结构,并且该比较器采用了失调校准技术来提高比较器的精度。电路采用SMIC0.13um 1P6M CMOS工艺进行设计,仿真结果表明,在900KS/s的采样速率下,有效位数可达8.7bit,功耗仅为1.02mW。  相似文献   
2.
在分析常规带隙基准电路的基础上,设计了一种带曲率补偿可调节的带隙基准电压电路,并且具有良好的温度系数。电路设计和仿真工具使用Cadence的Spectre。采用SMIC标准0.25μmCMOS工艺。电路中包含的运放为两级放大电路,开环增益为85dB。带隙基准电压电路采用并联电阻的简单电路实现了有效的曲率补偿,在2.5V工作电压下,-25~125℃,TC=3.10ppm/℃,功耗为0.859mW。电路也可以在1.2V电压下工作,-25~125℃,TC=5.34ppm/℃,功耗为0.36mW。  相似文献   
3.
本文通过对逐次逼近型ADC原理的分析,设计了一种用于视频采集10 bit,900KS/s的逐次逼近型模拟数字转换器(SAR ADC),该模数转换器主要由采样保持、DAC、比较器和数字逻辑控制器组成。其中,DAC采用电荷定标型结构,利用对称电容阵列结构减少电容所占面积,同时提高缩放电容的匹配精度;比较器采用三级预放大器加一级动态锁存器结构,并且该比较器采用了失调校准技术来提高比较器的精度。电路采用SMIC 0.13um 1P6M CMOS工艺进行设计,仿真结果表明,在900KS/s的采样速率下,有效位数可达8.7bit,功耗仅为1.02mW。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号