排序方式: 共有2条查询结果,搜索用时 3 毫秒
1
1.
文章设计了一个低功耗、可复用、MPEG-1/2 LayI/Ⅱ/Ⅲ音频解码IP核。该IP核主要应用于包含一个CPU的嵌入式多媒体处理系统。该IP核包含了一个Software-Core和一个Hardware-Core,在两者的配合下,可以在非常低的时钟频率下高精度解码MPEG-1/2 LayI/Ⅱ/Ⅲ音频码流。在实时解码128kbps/44.1kHz MPEG-1/2LayerⅡ码流时,Hardware-Core工作在5.6448MHz,Software-Core工作在8MHz。文章最后给出另一个该IP在典型SoC系统中的应用。Hardware-Core在CMOS0.18μm工艺下,芯片面积为1520μm×1280μm。 相似文献
2.
1