首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  免费   3篇
无线电   3篇
  2015年   1篇
  2014年   2篇
排序方式: 共有3条查询结果,搜索用时 4 毫秒
1
1.
以下行多用户多输入单输出(MU-MISO)系统为例,分析了在发送端采用汤姆林森-哈拉希玛预编码(THP)时,模运算因子的选取对系统性能的影响。通过考察每一步与该因子相关的数据处理过程,说明了在低信噪比(SNR)区域,为了获得较好的系统性能,应当在保证星座图不重叠的基础上,使模运算因子尽可能地小。而后通过固定SNR下的梯度调整,寻找出最佳的模运算因子。通过仿真可以看出,理论分析结果与蒙特卡洛仿真结果相吻合,随着SNR的增加,系统的最佳模运算因子趋于某个固定值,该值与经典论文在对应调制方式下的推荐值相接近。为了优化低SNR区域的系统性能,该文进一步提出了一种自适应的模运算因子选取方法。  相似文献   
2.
以下行多用户多输入单输出系统为例,分析了在发送端采用矢量扰动预编码时,信道矩阵的条件数大小对算法复杂度及其系统性能的影响。通过蒙特卡洛仿真发现,当信道矩阵的条件数较小时,硬性采用矢量扰动预编码所寻找出来的扰动矢量大多是零矢量,此时不恰当的扰动甚至可能增大信号发送功率,导致不必要的浪费。当信道矩阵的条件数较大时,采用格基约缩的方法可以降低搜索扰动矢量的复杂度。在此基础上,提出了一种基于门限控制的新型矢量扰动预编码方法,该方法相对于传统的完全不考虑信道特性的矢量扰动预编码,可以极小的性能损失换取计算复杂度的显著降低。  相似文献   
3.
脉冲数字成型滤波器属于有限冲激响应(FIR)滤波器的一种,常规做法是通过传统的乘累加(MACs)方法来实现,即通过对输入信号与单位冲激响应进行线性卷积。但是,随着成型滤波器系数的增加,这种卷积运算势必会占用大量的MAC单元以及延迟单元,导致现场可编程门阵列(FPGA)硬件资源紧张,系统延迟增大,设备成本增加。本文联合了FIR成型滤波器群延时特征以及基带数字调制符号特性,提出了一种新的查找表(LUT)结构的FIR滤波方法,并且在FPGA上实现。软硬件仿真结果表明,这一方法无论从精确度和资源利用上都具有一定的优势。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号