排序方式: 共有7条查询结果,搜索用时 15 毫秒
1
1.
用0.25μm标准CMOS工艺实现了单次变频数字有线电视调谐器中的频率合成器.它集成了频率合成器中除LC调谐网络和有源滤波器外的其他模块.采用I2C控制三个波段的VCO相互切换,片内自动幅度控制电路和用于提升调谐电压的片外三阶有源滤波器,实现VCO的宽范围稳定输出.改进逻辑结构的双模16/17预分频器提高了电路工作速度.基于环路的行为级模型,对环路参数设计及环路性能评估进行了深入的讨论.流片测试结果表明,该频率合成器的锁定范围为75~830MHz,全波段内在偏离中心频率10kHz处的相位噪声可以达到-90.46dBc/Hz,100kHz处的相位噪声为-115dBc/Hz,参考频率附近杂散小于-90dBc. 相似文献
2.
论文设计了一个满足有线数字电视接收的CMOS锁相环集成电路。针对DVB-C接收标准,细化了电荷泵锁相环的相位域模型,根据该模型推导了各模块噪声的传输函数;对锁相环各模块的噪声特性进行了分析,根据相位误差优化目标,提出了优化重点。测试结果表明,在整个电视接收带宽内根据分析结果来优化的锁相环相位误差小于3.9°。内含该锁相环的电视调谐器实现了对DVB-C64QAM数字电视信号清晰接收。 相似文献
3.
介绍了一块用于数字电视调谐器的CMOS宽带频率综合器。该频率综合器集成了压控振荡器(VCO)、分频器(Divider)、鉴频鉴相器/电荷泵(PFD/CP)及4MHz晶振电路和整形电路。该芯片使用经典的单变频三波段结构,VCO通过片外谐振回路产生了从80MHz到840MHz的本振信号。为了保证频率综合器在很宽的频带内能正常工作并具有较为一致的性能,设计中VCO模块采用了独创的稳幅机制,并对预分频器结构进行了改进。该芯片采用了3.3V 0.35μm CMOSRF工艺,所有电压信号路径均采用了差分结构,满足了DVB-C QAM64数字电视的低噪声要求,实现了清晰的数字电视接收,文章最后给出了测试结果。 相似文献
4.
5.
设计出一种能与体硅标准低压 CMOS工艺完全兼容的新型凹源 HV-NMOS( High voltage NMOS)结构 ,在 TSUPREM-4工艺模拟的基础上提出了该结构具体的工艺流程及最佳的工艺参数 ,通过 MEDICI进行特性模拟得到了该结构的电流 -电压和击穿等特性曲线 ,击穿电压比传统 HV-NMOS提高了 3 7.5 %。同时分析了凹源结构、p阱、缓冲层 ( Buffer层 )及场极板对改善 HV-NMOS工作特性的有效作用 ,最后给出了该凹源 HV-NMOS的流水实验测试结果。 相似文献
6.
宽带低相位噪声锁相环型频率合成器的CMOS实现 总被引:1,自引:3,他引:1
用0.25μm标准CMOS工艺实现了单次变频数字有线电视调谐器中的频率合成器.它集成了频率合成器中除LC调谐网络和有源滤波器外的其他模块.采用I2C控制三个波段的VCO相互切换,片内自动幅度控制电路和用于提升调谐电压的片外三阶有源滤波器,实现VCO的宽范围稳定输出.改进逻辑结构的双模16/17预分频器提高了电路工作速度.基于环路的行为级模型,对环路参数设计及环路性能评估进行了深入的讨论.流片测试结果表明,该频率合成器的锁定范围为75~830MHz,全波段内在偏离中心频率10kHz处的相位噪声可以达到-90.46dBc/Hz,100kHz处的相位噪声为-115dBc/Hz,参考频率附近杂散小于-90dBc. 相似文献
7.
介绍了一块CMOS数字电视调谐芯片中的宽带PLL频率综合器。该芯片使用经典的单变频三波段结构,VCO通过片外谐振回路产生了从80MHz到910MHz的频率用于电视调谐。VCO模块采用了独创的稳幅机制来满足输出的幅度和相噪特性在宽带范围内的基本一致;同时对电荷泵的电流失配和输出噪声之间的关系进行了分析,优化了电流失配,同时获得了较好的输出噪声。该频率综合器采用3.3V 0.35μm CMOS RF工艺,满足了DVB-CQAM64数字电视的低噪声要求,实现了清晰的数字电视接收,最后给出了测试结果。 相似文献
1