首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   4篇
  免费   2篇
无线电   6篇
  2006年   2篇
  2005年   1篇
  2003年   2篇
  2002年   1篇
排序方式: 共有6条查询结果,搜索用时 15 毫秒
1
1.
HMAC􀀁MD5 算􀀂法的硬件实现   总被引:1,自引:0,他引:1       下载免费PDF全文
信息安全体系中的消息验证是一个非常重要的方面。采用以散列函数为基础的消息验证编码是其中的一种重要方法。现提出了硬件实现一种以MD5算法为基础的消息验证编码(HMAC-MD5)的电路结构。该电路结构通过对MD5核心运算模块的复用,缩小了电路规模,达到了较高的处理速度。用Verilog HDL描述电路结构,并且在FPGA上验证了该结构的正确性。  相似文献   
2.
本文针对嵌入式微处理器结构特征,提出了一种高层总线缓冲模型.随后根据提出的缓冲模型设计仿真算法,并根据实际的设备行为进行抽样统计分析,实现了带有缓冲设备的高层动态仿真.结果显示高层的仿真结果反映了实测电路级仿真的数据趋势,具有很好的一致性,证明了高层模型及仿真的有效性.  相似文献   
3.
MPEG4解码过程中YUV到RGB的转换是一件非常耗时的工作。针对手持设备SoC芯片MPEG4实时解码的挑战,介绍了一种能够同时兼容YUV和RGB数据的LCD控制器的设计。着重介绍了YUV数据到RGB数据转换的2种实现方法:定点乘法实现和移位实现,并从转换效果、电路速度和开销的角度比较了2种方法的优缺点。实验证明在纯软件解码MPEG4的条件下该设计可以节省40%的CPU开销,大大提高整个系统的MPEG4解码性能。  相似文献   
4.
田渊  王超  吴旭凡  丁黄胜  胡晨 《电子器件》2002,25(4):448-452
本文介绍了一种RSA算法的电路实现结构。该结构是对心动阵列结构的改进,对心动阵列结构的核心模块长加法模块进行了循环复用,在大幅度降低电路面积的情况下,运算速度没有明显的降低。用Verilog描述了整个设计,并在FPGA上验证了设计的正确性。  相似文献   
5.
基于FPGA的HMAC_SHA1_96 算法设计与实现   总被引:1,自引:0,他引:1  
在简要介绍安全散列函数SHAl和HMAC_HAl_96算法体系的基础上,结合FPGA芯片(A1tera的APEX20KE系列)的特点,进行信息安全加密验证算法的硬件系统优化设计和验证。本文讨论了该优化设计的步骤和方法,给出了较好的验证结果。  相似文献   
6.
一款嵌入式芯片总线仲裁器的设计和评估   总被引:2,自引:0,他引:2  
针对片上系统(SoC)总线设计中仲裁机制的选取往往局限于抽象的定性分析,以一款嵌入式处理器芯片为设计平台,实现了固定优先级、轮转优先级和混合优先级的仲裁电路设计,并建立了仿真测试平台,通过仿真对总线主设备的总线占有率、最差等待响应时间进行了定量分析比较,得出了混合优先级仲裁机制较单一的固定优先级与轮转优先级仲裁机制在体现公平性与优先性上更有效的结论,对其他嵌入式系统总线的仲裁设计与改进提供了很好的参考.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号