排序方式: 共有4条查询结果,搜索用时 15 毫秒
1
1.
针对高速ADC数字下变频中的实时滤波需求,设计了一种基于ASIC的并行流水线级联半带滤波器。首先根据ADC输出数据速率远高于DSP处理能力的工程问题设计了可以实现16、8、4、2倍抽取的四级级联结构,然后在传统串行滤波器基础上进行了4路并行流水线结构理论推导,该方法降低了运算速度,能够实现高速数据实时处理。在此基础上采用Verilog HDL实现了RTL级描述并采用65 nm CMOS工艺成功流片,仿真和测试结果显示,设计的滤波器能够在保证计算精度的同时实现1 GHz高速采样数据的实时滤波及16、8、4、2倍抽取。 相似文献
2.
3.
染色问题是中学数学中的重要研究内容,也是近年来的一个热点问题.许多数学教育和研究工作者提出了一些染色问题.对于用m种不同的颜色染1×n个方格或者2×n个方格,使每个格子染一种颜色且相邻的格子染不同的颜色的方法数,已经得到了结果.但是对于3×n个方格的染色问题,虽然在有的资料中有人想尝试解决这个问题,但终因难度增加较大,目前还没有人得到相应的结果.本文采用图论的思想方法,利用树形结构分层分类分析,得到了用m种不同的颜色染3×n个方格,使每个格子染一种颜色且相邻的格子染不同的颜色的方法数的两个新结论. 相似文献
4.
任凤霞卓琳李琨邵杰万书芹 《固体电子学研究与进展》2022,42(6):492-497
设计了最高采样率为1 GHz的ASIC数控振荡器电路。采用优化的正弦幅度相位相减法实现相位幅值转换功能。应用MATLAB对数控振荡器输出的数据进行定点误差分析和频谱分析,设计的数控振荡器输出的正频率信号和负频率信号功能通过分析正交混频结果间接证明。根据MATLAB分析结果设计电路,并应用并行结构实现电路结构。最终设计的数控振荡器模块应用于ADC电路。基于65 nm CMOS工艺流片后,实际测试结果表明,所设计的模块能够满足输出正频率、负频率、输出最小频率间隔为0.244 14 MHz,系统精度小于l LSB和最高采样率1 GHz的设计要求。 相似文献
1