排序方式: 共有12条查询结果,搜索用时 15 毫秒
1.
2.
3.
4.
5.
6.
7.
8.
基于CPLD的空间面阵CCD相机驱动时序发生器的设计与硬件实现 总被引:13,自引:11,他引:2
在分析e2v公司的CCD47-20 Backthinned NIMO型CCD器件驱动时序关系的基础上, 设计了可调帧频和曝光时间的空间面阵CCD相机驱动时序发生器及其硬件电路.选用可编程逻辑器件作为硬件设计载体,使用VHDL语言对驱动时序发生器进行了硬件描述.针对ALTERA公司的EPM9400LC84-15对设计进行了RTL级仿真及配置,完成了时序发生器的硬件电路.硬件实验结果表明,所研制的驱动时序发生器不仅可以满足空间CCD相机的驱动要求,而且还可以调节帧频和曝光时间. 相似文献
9.
10.
提出一种系统探测的逻辑控制方案.该方案以FPGA设计技术为核心,基于模块化编程思想,实现整个系统的逻辑控制功能.通过计算机仿真和实际电路测试,给出ens、ad_elk、oe、hbe等关键信号的逻辑时序仿真和测试波形.信号处理通道转换、电路延时、功耗等指标分析与测试表明,设计具有实时性、高集成度、高可靠性、低功耗和灵活性等特点. 相似文献