首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   17858篇
  免费   2320篇
  国内免费   497篇
化学   1432篇
晶体学   25篇
力学   383篇
综合类   156篇
数学   519篇
物理学   3679篇
无线电   14481篇
  2024年   60篇
  2023年   169篇
  2022年   300篇
  2021年   422篇
  2020年   441篇
  2019年   248篇
  2018年   269篇
  2017年   504篇
  2016年   602篇
  2015年   872篇
  2014年   1243篇
  2013年   1111篇
  2012年   1325篇
  2011年   1300篇
  2010年   931篇
  2009年   996篇
  2008年   1150篇
  2007年   1206篇
  2006年   1081篇
  2005年   977篇
  2004年   856篇
  2003年   815篇
  2002年   595篇
  2001年   513篇
  2000年   436篇
  1999年   370篇
  1998年   333篇
  1997年   270篇
  1996年   222篇
  1995年   217篇
  1994年   173篇
  1993年   170篇
  1992年   119篇
  1991年   66篇
  1990年   57篇
  1989年   41篇
  1988年   45篇
  1987年   28篇
  1986年   20篇
  1985年   27篇
  1984年   22篇
  1983年   16篇
  1982年   12篇
  1981年   10篇
  1980年   14篇
  1979年   9篇
  1977年   2篇
  1976年   2篇
  1970年   2篇
  1969年   2篇
排序方式: 共有10000条查询结果,搜索用时 602 毫秒
11.
1-read/1-write (1R1W) register file (RF) is a popular memory configuration in modern feature rich SoCs requiring significant amount of embedded memory. A memory compiler is constructed using the 8T RF bitcell spanning a range of instances from 32 b to 72 Kb. An 8T low-leakage bitcell of 0.106 μm2 is used in a 14 nm FinFET technology with a 70 nm contacted gate pitch for high-density (HD) two-port (TP) RF memory compiler which achieves 5.66 Mb/mm2 array density for a 72 Kb array which is the highest reported density in 14 nm FinFET technology. The density improvement is achieved by using techniques such as leaf-cell optimization (eliminating transistors), better architectural planning, top level connectivity through leaf-cell abutment and minimizing the number of unique leaf-cells. These techniques are fully compatible with memory compiler usage over the required span. Leakage power is minimized by using power-switches without degrading the density mentioned above. Self-induced supply voltage collapse technique is applied for write and a four stack static keeper is used for read Vmin improvement. Fabricated test chips using 14 nm process have demonstrated 2.33 GHz performance at 1.1 V/25 °C operation. Overall Vmin of 550 mV is achieved with this design at 25 °C. The inbuilt power-switch improves leakage power by 12x in simulation. Approximately 8% die area of a leading 14 nm SoC in commercialization is occupied by these compiled RF instances.  相似文献   
12.
8VSB芯片的层次式设计方法   总被引:1,自引:1,他引:0  
提出了深亚微米下系统级芯片层次式版图设计的方法,并用该方法设计了HDTV信道解码芯片8VSB的版图。实例设计结果表明,该方法在节约面积、加速时序收敛方面效果明显,大大缩短了芯片设计周期。  相似文献   
13.
郭玉滨 《现代电子技术》2006,29(10):74-75,78
Visual FoxPro是小型数据库应用系统开发工具,而报表设计是数据库应用系统开发的一个重要组成部分,直接决定系统的输出是否能够满足用户的需要。为此详细研究了报表设计方法,结合Microsoft的OLE技术,引入面向对象方法,提出了一种新的报表设计方法。实践应用证明,该方法非常适合设计复杂的报表。  相似文献   
14.
Adsp-21060的主机接口在实时图像处理中的应用   总被引:1,自引:0,他引:1  
简要介绍了数字信号处理器Adsp 2 10 6 0和大规模可编程逻辑器件EP1K5 0。详细讨论了Adsp 2 10 6 0的主机接口工作模式以及一个实时图像跟踪处理器的硬件组成原理 ,在这个系统中EP1K5 0充当了主机。调试结果表明 ,所提出的硬件结构设计思想工作效率高 ,完全能够胜任实时图像处理的实际需要。  相似文献   
15.
王雪梅  倪文波  李芾 《信号处理》2006,22(2):198-202
针对传统的非平稳随机信号时变参数筹分模型算法的不足,论文把非平稳随机信号时变参数差分模型与一种带自适应遗忘因子的RLS算法结合起来,形成一种有效的非平稳随机信号实时建模算法,仿真分析表明该算法不仅能获得快的收敛速度而且能获得高的建模精度。  相似文献   
16.
结构振动试验转接器的设计及安装问题   总被引:1,自引:1,他引:0  
一些产品及其相关部件在作振动试验时,由于产品的外形或特殊要求不能直接安装在振动台面上,需要通过特别设计的转接器(夹具)来进行连接,这种夹具实际上是一种附加结构,它作为台面与试件之间的中介,如设置不当将影响振动试验结果的可靠性。本文通过对某事例的分析与研究,从试验频带、允许误差、跟随条件以及安装共振频率等方面阐明与讨论了相关夹具的特性、设计原则与安装等问题。  相似文献   
17.
某雷达数据处理有关问题分析   总被引:1,自引:0,他引:1  
对某雷达数据处理应用中存在的一些特殊问题进行讨论分析,并就具体问题提出了解决的方法.  相似文献   
18.
基于循环谱理论的BPSK直扩信号检测   总被引:3,自引:0,他引:3  
研究了扩频信号的周期平稳性及其循环谱密度函数;在推导出BPSK扩频信号的循环谱密度函数的基础上,提出利用循环谱理论对BPSK直扩信号进行检测,并用MATLAB进行仿真验证。  相似文献   
19.
通过对有线电视系统干扰信号产生原因的理论分析,提出在实际操作中的解决方案,以期达到使有线电视系统信号的输出更稳定、电视画面更清晰的目的。  相似文献   
20.
介绍了数据库技术的发展及现状,数据库技术与多学科技术的有机结合,根据数据库技术的延伸与发展,论述了数据库建设中应注意的几个问题。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号