首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   89篇
  免费   8篇
物理学   3篇
无线电   94篇
  2020年   1篇
  2017年   3篇
  2014年   5篇
  2013年   6篇
  2012年   6篇
  2011年   1篇
  2010年   1篇
  2009年   5篇
  2008年   8篇
  2007年   10篇
  2006年   9篇
  2005年   9篇
  2004年   4篇
  2003年   9篇
  2002年   3篇
  2001年   2篇
  2000年   4篇
  1999年   3篇
  1998年   3篇
  1997年   1篇
  1996年   1篇
  1993年   1篇
  1990年   2篇
排序方式: 共有97条查询结果,搜索用时 35 毫秒
71.
基于EDA的纠错编码及数据交织ASIC的设计   总被引:1,自引:0,他引:1       下载免费PDF全文
张建斌  沈琳   《电子器件》2006,29(3):941-944,950
为了纠正数字通信中的随机错误和突发错误,提出了一种卷积编码和数据交织技术相结合的纠错编码方案,介绍了基于EDA技术的卷积纠错电路和数据交织器的设计方法,最终实现了利用MAX+plusⅡ对纠错系统的设计集成,形成了卷积编码和数据交织ASIC。仿真表明,该方案工作稳定,纠错性能与单独的卷积纠错法相比有很大改善。  相似文献   
72.
基于ARM控制的电台语音编码单元设计与实现   总被引:1,自引:1,他引:0  
在研究嵌入式系统和语音编码技术的基础上,介绍了利用ARM芯片LPC2131实现对语音编码芯片MC3418,AMBE2000的控制,构建了语音编译码电路,给出了电台语音编码单元的接口电路和通信软件模块设计。  相似文献   
73.
针对目前JPEG2000中最优截断嵌入式块编码器硬件实现效率低且占用大量资源问题,提出一种适于CCD相机图像压缩的位面编码器(BPC)。BPC结构思想是基于数据路径详细分析来获得上下文窗口的。另外,使用自主研发的地面检测设备对采用BPC结构设计的JPEG2000图像压缩系统进行实验。实验结果表明,BPC结构CCD图像压缩系统可以稳定可靠地工作,BPC具有较高的工作性能,工作频率达到75 MHz。压缩系统与传统方法相比较,平均PSNR提高了0.91 dB,非常适于CCD相机的应用。  相似文献   
74.
 设计了一种语法元素指令流驱动的全流水CABAC(Context-based Adaptive Binary Arithmetic Coding)熵编码VLSI结构,并对提出的语法元素级分组并行算术编码器的体系结构进行了设计和开销评估.该并行方法可以与现有符号级并行算法正交,可同时使用,适合大规模片上并行视频编码器;相比标准CABAC,增加约55%的晶体管即可实现2倍以上的符号处理加速比和>1Gbin/s的吞吐率.  相似文献   
75.
本文介绍了美国杜比实验室研制的适用于广播的宽带数字音频变换编码器系统。编码器的比特率每信道192~64kbit/s,它能提供不同的比特率、编码延时及音频带宽三者折衷的方案。还重点介绍了新一代音频编码器,这种编码器在比特率压缩过程中应用了人耳在频域和时域的掩蔽效应,使用了新型滤波器簇,能根据信号的时间特性和频率特性,动态调整频率与时间分辨率。还介绍了编码器系统现在和将来的应用。  相似文献   
76.
一种适用于JPEG2000的高速MQ编码器的VLSI实现   总被引:6,自引:0,他引:6  
MQ编码器对于无损的数据压缩是一种非常有效的方法 ,它已被 JPEG2 0 0 0标准所采用。但该编码算法复杂度高 ,执行速度慢。文中提出了一种基于动态流水的高性能 MQ编码器的 VLSI结构。为了获得高速处理能力 ,首先分析了 JPEG2 0 0 0标准中 MQ编码算法的软件流程 ,并对其进行了相应的修改以适应硬件实现 ,然后采用了“动态流水”技术 ,可以根据变化的运算量来实时地安排流水操作。本 MQ编码器结构经 Xilinx FPGA实现 ,处理速度可达约 0 .6 2 5bit/ cycle( 32 .83Mbit/ sec)  相似文献   
77.
根据复合材料超声直线电机振动体具有两个固有频率的特点,设计了一种能综合调整激励信号幅值及频率的超声直线电机驱动源。采用微控制器的脉宽调制(PWM)输出作激励信号,结合光栅编码器获取电机的位置信息,实现了电机位置、速度及运行方向控制。  相似文献   
78.
刘凡  吴金  黄晶生  薛海卫  姚建楠   《电子器件》2007,30(1):283-286
在研究高速D/A转换器的基础上,设计了一种5 V 10 bit高速分段式温度计码D/A转换器.设计的5-1-4温度计译码电路以及对版图布局的优化,使得DAC的DNL和INL最小,该电路的核心由三段式温度计编码控制的47个电流源构成.基于上华0.5μm工艺,采用HSPICE仿真工具对其进行仿真,得到在200 MHz的采样频率下对50 Ω负载满量程输出为45mA,非线性误差为DNL<0.5LSB,INL<0.75LSB.  相似文献   
79.
卷积码编码原理的解释   总被引:1,自引:0,他引:1  
现有的信息论与编码教材在介绍卷积码编码时通常是直接给出码的生成多项式或编码器的移位寄存器实现,没有将编码原理和卷积相联系.本文从离散时间系统引出卷积码编码器的移位寄存器实现,深入浅出地阐明了码生成多项式矩阵的由来及其重要性,同时采用计算离散时间序列卷积的方法求解编码输出序列,从而对卷积码编码的原理以及卷积二字的含义给予了更精准的解释和验证.  相似文献   
80.
融合全色度LZMA与色度子采样HEVC的屏幕图像编码   总被引:1,自引:0,他引:1  
由于屏幕图像的各向异性特点,使用传统的图像/视频编码算法不能得到理想的编码效率。该文提出一种双编码器方案,在保留HEVC(High Efficiency Video Coding)对连续色调区域的优秀性能的同时,加入了从LZMA (Lempel-Ziv-Markov chain Algorithm) SDK中提取出来的对非连续色调区域编码性能更优的字典-熵编码模块。两种编码器以宏块级自适应的方式有机融合,可适应不同的视频源特性。为了减少YUV4:4:4格式转换到YUV4:2:0对图像造成的失真,该文还提出了混合色度采样率的设计,可在保留传统色度子采样编解码器和其低码率低成本优势特性的前提下,有效提高编码效率。实验结果表明,该文提出的方案,比单纯使用HEVC的性能提高约10~30 dB,其主观性能改善也非常明显。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号