全文获取类型
收费全文 | 12020篇 |
免费 | 699篇 |
国内免费 | 1080篇 |
专业分类
化学 | 9124篇 |
晶体学 | 134篇 |
力学 | 105篇 |
综合类 | 46篇 |
数学 | 1132篇 |
物理学 | 1610篇 |
无线电 | 1648篇 |
出版年
2024年 | 17篇 |
2023年 | 106篇 |
2022年 | 243篇 |
2021年 | 235篇 |
2020年 | 224篇 |
2019年 | 548篇 |
2018年 | 281篇 |
2017年 | 514篇 |
2016年 | 332篇 |
2015年 | 347篇 |
2014年 | 431篇 |
2013年 | 753篇 |
2012年 | 635篇 |
2011年 | 768篇 |
2010年 | 571篇 |
2009年 | 774篇 |
2008年 | 837篇 |
2007年 | 749篇 |
2006年 | 743篇 |
2005年 | 622篇 |
2004年 | 628篇 |
2003年 | 536篇 |
2002年 | 491篇 |
2001年 | 340篇 |
2000年 | 286篇 |
1999年 | 226篇 |
1998年 | 204篇 |
1997年 | 190篇 |
1996年 | 178篇 |
1995年 | 176篇 |
1994年 | 139篇 |
1993年 | 117篇 |
1992年 | 122篇 |
1991年 | 72篇 |
1990年 | 61篇 |
1989年 | 39篇 |
1988年 | 43篇 |
1987年 | 36篇 |
1986年 | 21篇 |
1985年 | 19篇 |
1984年 | 28篇 |
1982年 | 13篇 |
1981年 | 21篇 |
1980年 | 16篇 |
1979年 | 18篇 |
1978年 | 11篇 |
1977年 | 6篇 |
1976年 | 9篇 |
1974年 | 7篇 |
1973年 | 6篇 |
排序方式: 共有10000条查询结果,搜索用时 31 毫秒
61.
62.
63.
64.
65.
66.
67.
68.
69.
The morphology of blends of styrenic polymers in a matrix of 75% Nylon-6 prepared in a Brabender Plasti-Corder was examined by scanning electron microscopy. Styrene/acrylonitrile copolymers (SAN) form smaller particles as the AN level increases owing to the corresponding decrease in the SAN–polyamide interfacial tension. Various styrenic polymers containing functional groups, maleic anhydride or oxazoline type, that can react with Nylon-6 during melt processing were added to the SAN phase which also led to a decrease in the particle size owing to the graft copolymer formed in situ. The effects of functional group type, amount of functional groups per chain, amount of functional polymer added, and the miscibility of the styrene/maleic anhydride (SMA) and SAN copolymers on the morphology of the styrenic phase in the Nylon-6 matrix are described. © 1992 John Wiley & Sons, Inc. 相似文献
70.
Fault-based side channel cryptanalysis is very effective against symmetric and asymmetric encryption algorithms. Although straightforward hardware and time redundancy based concurrent error detection (CED) architectures can be used to thwart such attacks, they entail significant overhead (either area or performance). In this paper we investigate two systematic approaches to low-cost, low-latency CED for symmetric encryption algorithm RC6. The proposed techniques have been validated on FPGA implementations of RC6, one of the advanced encryption standard finalists. 相似文献