全文获取类型
收费全文 | 959篇 |
免费 | 47篇 |
国内免费 | 57篇 |
专业分类
化学 | 14篇 |
力学 | 1篇 |
综合类 | 9篇 |
数学 | 41篇 |
物理学 | 21篇 |
无线电 | 977篇 |
出版年
2024年 | 1篇 |
2023年 | 4篇 |
2022年 | 2篇 |
2021年 | 10篇 |
2020年 | 12篇 |
2019年 | 8篇 |
2018年 | 4篇 |
2017年 | 13篇 |
2016年 | 22篇 |
2015年 | 20篇 |
2014年 | 43篇 |
2013年 | 40篇 |
2012年 | 32篇 |
2011年 | 45篇 |
2010年 | 30篇 |
2009年 | 39篇 |
2008年 | 47篇 |
2007年 | 67篇 |
2006年 | 55篇 |
2005年 | 74篇 |
2004年 | 53篇 |
2003年 | 63篇 |
2002年 | 59篇 |
2001年 | 46篇 |
2000年 | 46篇 |
1999年 | 48篇 |
1998年 | 26篇 |
1997年 | 31篇 |
1996年 | 13篇 |
1995年 | 19篇 |
1994年 | 8篇 |
1993年 | 17篇 |
1992年 | 5篇 |
1991年 | 13篇 |
1990年 | 12篇 |
1989年 | 8篇 |
1988年 | 4篇 |
1987年 | 1篇 |
1985年 | 7篇 |
1984年 | 10篇 |
1983年 | 5篇 |
1973年 | 1篇 |
排序方式: 共有1063条查询结果,搜索用时 15 毫秒
101.
102.
103.
Advances in VLSI technology have enabled the implementation of complex digital circuits in a single chip, reducing system size and power consumption. In deep submicron low power CMOS VLSI design, the main cause of energy dissipation is charging and discharging of internal node capacitances due to transition activity. Transition activity is one of the major factors that also affect the dynamic power dissipation. This paper proposes power reduction analyzed through algorithm and logic circuit levels. In algorithm level the key aspect of reducing power dissipation is by minimizing transition activity and is achieved by introducing a data coding technique. So a novel multi coding technique is introduced to improve the efficiency of transition activity up to 52.3% on the bus lines, which will automatically reduce the dynamic power dissipation. In addition, 1 bit full adders are introduced in the Hamming distance estimator block, which reduces the device count. This coding method is implemented using Verilog HDL. The overall performance is analyzed by using Modelsim and Xilinx Tools. In total 38.2% power saving capability is achieved compared to other existing methods. 相似文献
104.
云计算和开源都是当前信息技术发展的重要方向,本文研究了全球五个重要的云计算平台开源软件的特点,对比分析了它们的共同点和不同之处。 相似文献
105.
106.
一种通用神经网络处理机设计及其VLSI集成化讨论 总被引:6,自引:2,他引:4
本文讨论了通用神经网络处理机的性能要求以及全模拟量处理、全数字量处理和数字模拟混合处理等各种处理方式的优缺点,设计了一种数字模拟混合处理的通用神经网络处理机结构。这种结构在当前VLSI集成工艺的条件下,具有较高的性能价格比。 相似文献
107.
门电路参数对互连线时延影响的仿真研究 总被引:2,自引:2,他引:0
袁宝国 《微电子学与计算机》2004,21(6):178-181,184
文章推广了Wang氏RC梯形电路模型,对互连线阶跃响应上升时间与门电路参数的关系进行了仿真研究,给出了定量结果。门电路参数有输出电阻、输入电阻和电容。 相似文献
108.
Yuan Baoguo 《电子科学学刊(英文版)》2005,(4)
The Balanced Truncation Method (BTM) is applied to an even distributed RC interconnect case by using Wang's closed-forms of even distributed RC interconnect models. The results show that extremely high order RC interconnect can be high-accurately approximated by only third order balanced model. Related simulations are executed in both time domain and frequency domain. The results may be applied to VLSI interconnect model reduction and design. 相似文献
109.
对一j= LSI/VLSI具有积木块的单元,rt卞L给出单f7安置的算法一般来说,给出矩形单元的相对位置后,须从Zw个状态中选出最优解.我们证明在单行安置时可归结为N个状态的问题,得到一种很有效的算法.此算i?;曾用Fortran语言编程并在IBM-PC机上通行,结果令人满意. 相似文献
110.