全文获取类型
收费全文 | 15771篇 |
免费 | 3145篇 |
国内免费 | 1302篇 |
专业分类
化学 | 1046篇 |
晶体学 | 45篇 |
力学 | 370篇 |
综合类 | 120篇 |
数学 | 1362篇 |
物理学 | 4653篇 |
无线电 | 12622篇 |
出版年
2024年 | 57篇 |
2023年 | 225篇 |
2022年 | 333篇 |
2021年 | 509篇 |
2020年 | 553篇 |
2019年 | 428篇 |
2018年 | 388篇 |
2017年 | 649篇 |
2016年 | 797篇 |
2015年 | 801篇 |
2014年 | 1309篇 |
2013年 | 1261篇 |
2012年 | 1354篇 |
2011年 | 1454篇 |
2010年 | 1075篇 |
2009年 | 984篇 |
2008年 | 1102篇 |
2007年 | 1197篇 |
2006年 | 1021篇 |
2005年 | 788篇 |
2004年 | 685篇 |
2003年 | 635篇 |
2002年 | 456篇 |
2001年 | 404篇 |
2000年 | 365篇 |
1999年 | 271篇 |
1998年 | 176篇 |
1997年 | 174篇 |
1996年 | 148篇 |
1995年 | 123篇 |
1994年 | 80篇 |
1993年 | 70篇 |
1992年 | 76篇 |
1991年 | 54篇 |
1990年 | 36篇 |
1989年 | 28篇 |
1988年 | 31篇 |
1987年 | 12篇 |
1986年 | 13篇 |
1985年 | 21篇 |
1984年 | 9篇 |
1982年 | 14篇 |
1981年 | 13篇 |
1980年 | 6篇 |
1979年 | 4篇 |
1978年 | 5篇 |
1976年 | 4篇 |
1975年 | 3篇 |
1974年 | 6篇 |
1936年 | 3篇 |
排序方式: 共有10000条查询结果,搜索用时 0 毫秒
151.
本文论述了一种X波段10W功率驱动模块的设计和实施方案,对模块的高频部分和偏压电路的工作原理和设计思想进行了论述。功率模块的偏压电路可实现模块的供电、调制、保护和温度补偿等功能。功放模块的测试结果表明,模块输出功率大于10W、上升下降沿小于150ns,杂散小于-65dBc。 相似文献
152.
一种用于流水线A/D转换器的低功耗采样/保持电路 总被引:1,自引:0,他引:1
文章介绍了一种适用于10位20MS/s流水线A/D转换器的采样/保持(S/H)电路。该电路为开关电容结构,以0.6μm DPDM CMOS工艺实现。采用差分信号输入结构,降低对共模噪声的敏感度,共模反馈电路的设计稳定了共模输出,以达到高精度。该S/H电路采用低功耗运算跨导放大器(OTA),在5V电源电压下,功耗仅为5mW。基于该S/H电路的流水线A/D转换器在20MHz采样率下,信噪比(SNR)为58dB,功耗为49mW。 相似文献
153.
针对某密闭电源机柜的热设计要求,采用局部水风换热器循环风冷和冷板表面器件散热相结合的设计思路,以UG三维软件进行整体结构布局设计,再利用UG高级热流仿真模块进行热散耗功率仿真,从而较好地解决了电源机柜的变压器和隔离栅双极晶体管(IGBT)等重要器件的散热问题。整个方案具有设计合理、紧凑、可靠性高等特点。最后通过试验,验证了整个机柜热设计的合理性。 相似文献
154.
155.
156.
本文通过对目前广泛使用的三电平及多电平级联高压变频控制方案技术特点的对比论述,介绍了一种新型高压大容量变频器控制方案,并对该方案的优越性作了介绍。 相似文献
157.
158.
A fully integrated CMOS differential power amplifier driver(PAD) is proposed for WiMAX applications. In order to fulfill the differential application requirements,a transmission line transformer is used as the output matching network.A differential inductance constitutes an inter-stage matching network.Meanwhile,an on chip balun realizes input matching as well as single-end to differential conversion.The PAD is fabricated in a 0.13μm RFCMOS process.The chip size is 1.1×1.1 mm~2 with all of the matching network integrated on chip. The saturated power is around 10 dBm and power gain is about 12 dB. 相似文献
159.
160.