首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   941篇
  免费   115篇
  国内免费   57篇
力学   1篇
综合类   8篇
数学   9篇
物理学   26篇
无线电   1069篇
  2024年   4篇
  2023年   14篇
  2022年   21篇
  2021年   12篇
  2020年   18篇
  2019年   22篇
  2018年   16篇
  2017年   23篇
  2016年   26篇
  2015年   32篇
  2014年   54篇
  2013年   52篇
  2012年   66篇
  2011年   70篇
  2010年   58篇
  2009年   80篇
  2008年   93篇
  2007年   72篇
  2006年   88篇
  2005年   77篇
  2004年   50篇
  2003年   58篇
  2002年   40篇
  2001年   19篇
  2000年   11篇
  1999年   5篇
  1998年   5篇
  1997年   4篇
  1996年   4篇
  1995年   2篇
  1994年   7篇
  1993年   4篇
  1992年   1篇
  1991年   3篇
  1990年   1篇
  1989年   1篇
排序方式: 共有1113条查询结果,搜索用时 703 毫秒
141.
介绍了Transputer的特性,着重论述建立多Transputer拓朴互连网络的一般方法,讨论了在多Transputer并行处理网络上实现流水线操作,并给出实例.  相似文献   
142.
JPEG2000小波提升算法的硬件设计   总被引:7,自引:1,他引:6       下载免费PDF全文
董文辉  刘明业 《电子学报》2003,31(11):1674-1677
离散小波变换是当今许多图像处理和压缩技术的基础,并被最新的ISO/IEC静态图像压缩标准JPEG2000所采用.基于提升方法的离散小波变换比传统的基于卷积的运算量小.我们为JPEG2000中的小波提升算法提出一个硬件结构,该结构整体运算速度高,存储需求低,硬件资源耗费少.我们提出在数据通道之外实现边界扩展,以降低数据通道的复杂性,提高运算效率.我们通过采用流水线技术,进一步提高了硬件设计的运算效率.  相似文献   
143.
提出了一种采用流水线采样输入的开关电容型∑-△调制器的实现方法,该方法充分利用了时钟的每一时刻。用此方法设计的∑-△调制器来样速率可提高30%。实验表明,这种方法是完全可取的。  相似文献   
144.
研究了ETOXTM结构FLASH memory单元器件在VFG≈VD/2的热载流子写入应力条件下,衬底负偏置对单元器件耐久性退化的影响.结果表明:在既定的栅、漏偏置条件下,随着衬底负偏置的增加,器件耐久性退化会出现极小值.综合考虑了器件耐久性退化以及写入效率两方面的要求以后,确定了在VFG≈VD/2热载流子写入应力模式下,FLASH memory单元器件具有增强写入效率以及最小耐久性退化的最佳衬底负偏置条件.  相似文献   
145.
本文重点阐述在RISC嵌入式应用中面对影响实时性的若干问题及其一般解决方法,其中包括cache,pipeline,寄存器组,存贮器管理以及中断的合理处理。  相似文献   
146.
产品类     
《通信世界》2009,(32):I0032-I0032
V2FLASH视频会议系统全球首发 V2科技日前宣布已正式发布其新一代视频会议系统“V2 FLASH视频会议系统”。这是继V2 Conference后,V2科技向全球用户再次力推的全新产品。主要设计目标是简单易用性,秉承了视频、语音、文件和文字多位1体的交流,2分钟便可熟悉掌握,3秒就能进八会议的1—2—3设计理念,  相似文献   
147.
MPEG-4视频编解码器的DSP移植及优化   总被引:1,自引:0,他引:1  
简要介绍了基于TMS320DM642的MPEG-4视频编解码器的硬件系统结构和软件任务流程,并重点阐述了MPEG-4视频编解码模块在DM642平台上的移植和优化.实验结果表明,移植和优化后可以实现视频的实时处理,并能保持较高的图像质量和压缩效率.  相似文献   
148.
设计实现了一种基于CORDIC算法和乘法器的直接数字频率合成器。采用混合旋转算法实现相位幅度转换,最高工作频率达到400MHz。在算法级,将DDFS中需要执行的π/4旋转操作分成两次旋转完成,第一次旋转采用CORDIC算法,第二次旋转采用乘法器来完成,同时采用流水线结构来实现累加器,提高整体性能。在晶体管级,采用DPL(Double-pass-transistor logic)逻辑实现基本电路单元,减少延迟提高速度。经0.35μmCMOS工艺流片,在400MHz的工作频率下,输出信号在80MHz处,SFDR为76.47dB,整个芯片面积为3.4mm×3.8mm。  相似文献   
149.
16位流水线ADC系统级建模及仿真   总被引:3,自引:3,他引:0  
基于MATLAB/Simulink的平台,设计并实现了16bit 100M流水线模数转换器(ADC)系统仿真的理想模型.在充分掌握流水线ADC整体结构基础上,对其基本模块进行建模,充分考虑并加入电路的非理想特性和噪声,使整个系统模型接近实际电路.在输入信号为40MH2,采样时钟频率为100MHz时,分别对理想模型和加入非理想因素后的模型进行仿真比较,得到各项性能指标.对实际电路的设计具有一定的借鉴作用.  相似文献   
150.
该芯片内置了行驶记录仪所需的、与相机、SD卡、加速度传感器、GPS模块间的连接接口,可以用单芯片开发行驶记录仪。另外,可从串联存储器下载程序到内置存储器,无须外置并联FLASH存储器也实现高性能的ARM9.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号