全文获取类型
收费全文 | 950篇 |
免费 | 115篇 |
国内免费 | 57篇 |
专业分类
力学 | 1篇 |
综合类 | 8篇 |
数学 | 9篇 |
物理学 | 26篇 |
无线电 | 1078篇 |
出版年
2024年 | 4篇 |
2023年 | 15篇 |
2022年 | 21篇 |
2021年 | 13篇 |
2020年 | 25篇 |
2019年 | 22篇 |
2018年 | 16篇 |
2017年 | 23篇 |
2016年 | 26篇 |
2015年 | 32篇 |
2014年 | 54篇 |
2013年 | 52篇 |
2012年 | 66篇 |
2011年 | 70篇 |
2010年 | 58篇 |
2009年 | 80篇 |
2008年 | 93篇 |
2007年 | 72篇 |
2006年 | 88篇 |
2005年 | 77篇 |
2004年 | 50篇 |
2003年 | 58篇 |
2002年 | 40篇 |
2001年 | 19篇 |
2000年 | 11篇 |
1999年 | 5篇 |
1998年 | 5篇 |
1997年 | 4篇 |
1996年 | 4篇 |
1995年 | 2篇 |
1994年 | 7篇 |
1993年 | 4篇 |
1992年 | 1篇 |
1991年 | 3篇 |
1990年 | 1篇 |
1989年 | 1篇 |
排序方式: 共有1122条查询结果,搜索用时 0 毫秒
121.
针对可重构密码处理器对于不同域上的序列密码算法兼容性差、实现性能低的问题,该文分析了序列密码算法的多级并行性并提出了一种反馈移位寄存器(FSR)的预抽取更新模型。进而基于该模型设计了面向密码阵列架构的可重构反馈移位寄存器运算单元(RFAU),兼容不同有限域上序列密码算法的同时,采取并行抽取和流水处理策略开发了序列密码算法的反馈移位寄存器级并行性,从而有效提升了粗粒度可重构阵列(CGRA)平台上序列密码算法的处理性能。实验结果表明与其他可重构处理器相比,对于有限域(GF)(2)上的序列密码算法,RFAU带来的性能提升为23%~186%;对于GF(2u)域上的序列密码算法,性能提升达约66%~79%,且面积效率提升约64%~91%。 相似文献
122.
123.
介绍了一种14位20 MS/s CMOS流水线结构A/D转换器的设计.采用以内建晶体管失配设置阈值电压的差分动态比较器,省去了1.5位流水线结构所需的±0.25 VR两个参考电平;采用折叠增益自举运算放大器,获得了98 dB的增益和900 MHz的单位增益带宽,基本消除了运放有限增益误差的影响;采用冗余编码和数字校正技术,降低了对比较器失调的敏感性,避免了余差电压超限引起的误差.电路采用0.18 μm CMOS工艺,3.3 V电源电压.仿真中,对频率1 MHz、峰值1 V的正弦输入信号的转换结果为:SNDR 85.6 dB,ENOB 13.92位,SFDR 96.3 dB. 相似文献
124.
微处理器的功能验证成为设计验证的瓶颈,指令集的组合验证对流水线处理器具有重要的意义。Leon2流水线相关验证找出了流水线相关的测试向量集,实现了测试程序的自动生成,构造自动化程度较高的验证平台。与指令随机组合测试的方法相比,有针对性地验证了引起流水线相关的情况,同时测试程序达到了较高的流水线状态覆盖率。 相似文献
125.
介绍了自动化生产线、市场及任务的承接过程等阶段,结合实践阐述了自动化生产线的设计步骤。并以摩托车总成装配线作为设计实例。 相似文献
126.
127.
为解决阵列勘探在现场铺设时,采集节点地址容易发生错乱的问题,提出了一种"流水线逐级增长"与"双次对比"相结合的动态分配方法,以实现在任何现场铺设条件下均能有序地设置所有采集节点的地址。基于阵列勘探的结构特点,使各个采集节点的地址以流水线的方式在同一时间内同时增加,从而实现采集节点地址的并行快速设置,缩短系统初始化的时间。同时采用对每个采集节点的地址进行两次对比设置的方法,提高节点地址被正确设置的可靠性。搭建了具有8个采集节点的实验系统,结果表明8个节点地址设置总时间为162.55 s,与理论分析一致,同时也证明了该方法的有效性。 相似文献
128.
无源电容误差平均技术是一种本质线性(Inherently Linear)的流水线模数转换电容失配校准技术,但其转换速度是传统技术的一半.为了提高速度,本文提出了一种改进的电容误差平均技术.该技术从减少一个转换周期所需的时钟相数目和减少每个时钟相的时间两个方面来优化速度.电路分析和MATLAB仿真表明,在两种典型的情况下,改进的技术能将速度提高52%(跨导放大器为开关电容共模反馈)和64%(跨导放大器为非开关电容共模反馈)以上.改进的技术更适用于高速高精度及连续工作的应用场合. 相似文献
129.
130.
TD—SCDMA是中国提出的第三代移动通信标准,其终端系统的信道编解码既要考虑到芯片的处理能力,又要充分利用芯片的专用指令来提高运算效率。通过对TD—SCDMA系统及其信道编解码过程和TMS320C5510芯片的详细研究,经过大量的编程和调试工作,高效地在TMS320C5510平台上实现了TD—SCDMA终端的信道编解码处理。 相似文献