全文获取类型
收费全文 | 928篇 |
免费 | 49篇 |
国内免费 | 2篇 |
专业分类
化学 | 4篇 |
综合类 | 8篇 |
数学 | 4篇 |
物理学 | 7篇 |
无线电 | 956篇 |
出版年
2023年 | 1篇 |
2021年 | 4篇 |
2020年 | 3篇 |
2019年 | 1篇 |
2018年 | 3篇 |
2017年 | 7篇 |
2016年 | 18篇 |
2015年 | 29篇 |
2014年 | 59篇 |
2013年 | 56篇 |
2012年 | 61篇 |
2011年 | 79篇 |
2010年 | 82篇 |
2009年 | 122篇 |
2008年 | 99篇 |
2007年 | 110篇 |
2006年 | 112篇 |
2005年 | 72篇 |
2004年 | 34篇 |
2003年 | 21篇 |
2002年 | 3篇 |
2001年 | 1篇 |
1999年 | 1篇 |
1981年 | 1篇 |
排序方式: 共有979条查询结果,搜索用时 15 毫秒
111.
支持最新视频压缩标准H.264的嵌入式消费产品是当今消费市场的发展趋势。分析了在Blackfin平台上实现H.264视频解码器的可能性,给出了可行的移植实例及实现方法。 相似文献
112.
113.
We present a full HD (1080p) H.264/AVC High Profile hardware encoder based on fast motion estimation (ME). Most processing cycles are occupied with ME and use external memory access to fetch samples, which degrades the performance of the encoder. A novel approach to fast ME which uses shared multibank memory can solve these problems. The proposed pixel subsampling ME algorithm is suitable for fast motion vector searches for high‐quality resolution images. The proposed algorithm achieves an 87.5% reduction of computational complexity compared with the full search algorithm in the JM reference software, while sustaining the video quality without any conspicuous PSNR loss. The usage amount of shared multibank memory between the coarse ME and fine ME blocks is 93.6%, which saves external memory access cycles and speeds up ME. It is feasible to perform the algorithm at a 270 MHz clock speed for 30 frame/s real‐time full HD encoding. Its total gate count is 872k, and internal SRAM size is 41.8 kB. 相似文献
114.
描述了基于TMS320C6416 DSP平台的H.264编码器的设计和实时实现.在提出该编码器实时实现中的关键问题之后,介绍了该编码器的硬件平台和所采用的多种代码移植和优化方法.试验结果表明:该编码器在保持很高的图像质量和压缩效率的同时极大地提高了运行速度,可以应用于实时应用场合. 相似文献
115.
基于Directshow的H.264网络视频监控客户端实现 总被引:1,自引:0,他引:1
为了实现视频监控客户端对H.264实时播放,采用Directshow与MFC相结合的方法,用Directshow作为视频播放的驱动,从网络接收数据,完成缓存,解码显示及封装成MFC可调用的API,MFC用来设计户界面,对播放过程进行相应的控制,达到了播放从网络接收到的H.264视频的目的.经过PC机上验证,可以流畅地从网络上接收播放H.264视频流,并且丢包率很小。在此用Directshow来实时流畅的播放从网络上接收到的H.264视频流。 相似文献
116.
本文介绍了一种基于TI公司双核心处理器芯片TMS320DM6446的硬件电路系统.通过74AVC 16T245 DGGR,进行逻辑电平转换,降低了成本,与传统的CPLD电平转换方法相比,可以使布板布线更加紧凑,降低硬件的设计难度,成品效果好,跟踪算法在该硬件系统运行后,其处理速度可以达到26帧/s,而DSP占用率仅为5... 相似文献
117.
118.
H.264标准采用率失真优化(RDO)技术提高了编码效率,但这是以较高的计算复杂度为代价的.提出一种快速模式判决算法,利用早期的SKIP模式判决以及运动代价来减少待选的模式.实验表明,该算法比起H.264标准显著提高了编码效率,而视频质量并没有太大的损失. 相似文献
119.
3G网络CDMA2000信道带宽低、抖动大。为了在3G网络中进行实时视频通信,提出一种基于H.264硬件编解码的系统优化设计。该设计包括图像预处理器、H.264硬件编解码器Codec、ARM9主控CPU、网络传输模块。图像经预处理器AD转换,并进行抽样,压缩为CIF分辨率,CPU对H.264编码进行综合优化设置,调整QP参数和GOP结构,由硬件编码器Codec压缩,压缩后的数据由CPU封装打包进行网络RTP传输。解码时从网络接收数据,排序恢复数据后直接交由硬件解码器进行解码显示。实验表明,优化后的系统可以有效降低图像数据码率,减少传输带宽需求,达到3G网络实时通信的设计目的。 相似文献
120.
结合CCD摄像头和PCI图像卡,提出了一种基于PC平台的H.264视频编解码系统中的快速视频采集方案,详细地介绍了以OK图像卡为基础的视频采集系统的软件开发内容。相比其他的开发方式,本方案具有开发过程较简洁、采集性能较优越的特点。 相似文献