首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   9742篇
  免费   214篇
  国内免费   58篇
化学   11篇
晶体学   3篇
力学   24篇
综合类   15篇
数学   17篇
物理学   199篇
无线电   9745篇
  2024年   10篇
  2023年   39篇
  2022年   45篇
  2021年   68篇
  2020年   40篇
  2019年   49篇
  2018年   29篇
  2017年   70篇
  2016年   95篇
  2015年   111篇
  2014年   348篇
  2013年   427篇
  2012年   719篇
  2011年   749篇
  2010年   605篇
  2009年   819篇
  2008年   1061篇
  2007年   563篇
  2006年   696篇
  2005年   766篇
  2004年   666篇
  2003年   670篇
  2002年   317篇
  2001年   272篇
  2000年   120篇
  1999年   125篇
  1998年   114篇
  1997年   101篇
  1996年   55篇
  1995年   48篇
  1994年   50篇
  1993年   36篇
  1992年   31篇
  1991年   37篇
  1990年   23篇
  1989年   31篇
  1988年   3篇
  1987年   2篇
  1986年   1篇
  1984年   2篇
  1983年   1篇
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
151.
152.
数字信号处理器(DSP)以其强大的运算处理能力在通信、电子、图像处理等领域得到了广泛的应用。从系统硬件电路设计、关键外设(多通道缓冲串口,DMA,HPI)的设置及软件编程三个主要方面阐述了TMS320Vc5402在开发设计中应注意的几个关键问题,并给出了相应的处理办法。  相似文献   
153.
154.
155.
《今日电子》2006,(2):85-85
低功耗、3D功能应用处理器架构ZEVIO适用于消费电子产品,如GPS导航系统、电子玩具、教育娱乐、个人媒体播放器和手持式产品。通过提供开发支持工具和预验证的、特别针对消费电子的IP,比如3D图像和3D声音核,ZEVIO架构降低了设计复杂性和缩短了产品上市周期,将有助于在消费电子产品上实现3D功能。  相似文献   
156.
提出并证明了一种群路FDMA/QPSK(频分多址/正交相移键控)信号全数字化整体解调的新方法,该方法根据信道构成特点和信号调制方式,将直接分路法和常规多相FFT(快速傅里叶变换)分离法相结合,构成了一种简化的等效多相FFT分路方法,再将输出的数字信号送到数字式解调器,实现了多载波信号的全数字化整体解调,其特点是软件和硬件结构简单、系统计算量小,且易于DSP实时实现,现已用该算法进行了32路FDMA/QPSK信号整体解调的计算机仿真实验,结果表明该方法是可行的.  相似文献   
157.
《电子设计技术》2005,12(7):i001-i001
欢迎使用2005年度EDNDSP指南,它的内容量每年都以一个稳定的比率持续增长。今年的版本包含供应商和产品信息的年度更新,这些公司和产品相关内容从EDN的印刷和在线版本都可获得,器件和内核的全部列表也可以从网站上获得。这个列表以密集格式介绍DSP市场的产品,重点放在市场的最新发展上,提供了一个时下最新的处理器产品清单。由于市场仍然处于不断的变化中,您可以告诉我们您认为怎样能使这一指南起到更大的效用。  相似文献   
158.
《新潮电子》2005,(24):55-55
在笔记本电脑领域,除了迅驰之外,64位移动计算技术便是另一个无可非议的热点话题,虽然早在2003年英特尔(Intel)公司便宣布全面支持该技术并发布了几款64位台式处理器。  相似文献   
159.
《世界电子元器件》2006,(8):I0004-I0004
日前,德州仪器(TI)亚洲区总裁程天纵在青岛举办的2006年中国国际消费电子博览会(SINOCES 2006)上发表主旨演讲,深入探讨了无线技术及其产业环境,以及消费类电子未来发展的趋势,并且阐述了数字信号处理(DSP)和模拟技术等半导体创新科技对未来数字生活的深远影响。  相似文献   
160.
浮点加法器是协处理器的核心运算部件,是实现浮点指令各种运算的基础,其设计优化是提高浮点运算速度和精度的关键途径。文章从浮点加法器算法和电路实现的角度给出设计方法,并且提出动态与静态结合设计进位链的方案以及前导O预测面积与速度的折衷方法。动态与静态结合设计进位链的方法有效地降低了功耗,提高了速度,改善了性能。目前已经嵌入协处理器的设计中,并且流片测试成功。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号