首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   215篇
  免费   16篇
  国内免费   18篇
力学   1篇
综合类   1篇
数学   1篇
物理学   3篇
无线电   243篇
  2023年   4篇
  2022年   4篇
  2021年   5篇
  2020年   5篇
  2019年   2篇
  2018年   4篇
  2017年   8篇
  2016年   11篇
  2015年   3篇
  2014年   28篇
  2013年   12篇
  2012年   16篇
  2011年   11篇
  2010年   18篇
  2009年   16篇
  2008年   23篇
  2007年   15篇
  2006年   14篇
  2005年   10篇
  2004年   2篇
  2003年   15篇
  2002年   5篇
  2001年   8篇
  2000年   1篇
  1999年   6篇
  1998年   1篇
  1996年   1篇
  1989年   1篇
排序方式: 共有249条查询结果,搜索用时 15 毫秒
241.
设计了一个应用于SFI-5接口的2.5Gb/s/ch数据恢复电路.应用一个延迟锁相环,将数据的眼图中心调整为与参考时钟的上升沿对准,因而同步了并行恢复数据,并降低了误码率.采用TSMC标准的0.18μm CMOS工艺制作了一个单通道的2.5Gb/s/ch数据恢复电路,其面积为0.46mm2.输入231-1伪随机序列,恢复出2.5Gb/s数据的均方抖动为3.3ps.在误码率为10-12的条件下,电路的灵敏度小于20mV.  相似文献   
242.
松下公司推出的P2卡,是一种半导体数码存储卡.问世以来,以其良好的机动性、便利性和可靠性,在广电领域得到了广泛推广和应用.但是,由于P2卡独特的数据存储方式,当出现误删或误格情况时,数据恢复便成了广大用户十分头疼的问题.本文通过实例向大家简单介绍一些P2卡数据恢复的经验,希望能给大家提供一些帮助.  相似文献   
243.
一种采用半速率时钟的1.25Gbit/s串行数据接收器的设计   总被引:3,自引:0,他引:3  
介绍了一种用于接收1.25Gbit/s不归零随机数据的吉比特以太网接收器的设计。该电路采用半速率时钟结构,目的是为了以较低的功耗和简单的结构适应高速数据流。本文介绍了电路的主要组成部分和工作原理,突出了关键模块的设计。电路采用1.8V 0.18祄 1P6M CMOS工艺,经SpectreS仿真验证以及流片测试,主要功能已经实现。  相似文献   
244.
设计了一种单片集成的CMOS串行数据收发器.该收发器用于线上速率为1.25Gb/s的千兆以太网中,全集成了发送和接收的功能,主要由时钟发生器、时钟数据恢复电路、并串/串并转换电路、线驱动器和均衡器组成.为了降低系统设计难度和电路功耗,收发器采用了半速率时钟结构.电路采用1.8V 0.18μm 1P6M CMOS数字工艺,芯片面积为2.0mm×1.9mm.经Cadence Spectre仿真验证以及流片测试,电路工作正常,功能良好.  相似文献   
245.
在复杂电磁环境下,通信信号侦察系统在侦收跳频通信信号时经常存在数据缺失的严重现象,因此实现缺失数据恢复具有重要的军事应用意义。针对常规数据恢复算法随着缺失比例升高性能急剧降低的问题,提出了一种基于迭代自适应方法(Iterative Adaptive Approach,IAA)的跳频信号缺失数据恢复算法。根据跳频信号短时间内可作为平稳信号处理的特征,算法选择加权最小二乘准则,利用系统获取的有效数据采用迭代自适应方法进行信号谱估计,然后基于最小二乘准则进行缺失数据恢复处理。通过仿真分析比较,在同等信噪比、缺失率条件下,所提算法比常规缺失数据恢复算法MAPES(Misssing-data Amplitude and Phase Estimation)具有更优的缺失数据恢复性能。  相似文献   
246.
一种适用于NRZ数据的时钟数据恢复电路   总被引:1,自引:0,他引:1  
胡建赟  闵昊 《微电子学》2005,35(6):643-646
提出了一种基于传统电荷泵锁相环结构的时钟数据恢复电路.采用一种适用于NRZ数据的新型鉴频鉴相器电路,以克服传统鉴频鉴相器在恢复NRZ信号时出现错误脉冲的问题,从而准确地恢复出NRZ数据.同时,对其他电路也采用优化的结构,以提高时钟数据恢复电路的性能.设计的电路可在1.1 V超低电压下工作,适合RF ID等需要低电压、低功耗的系统使用.  相似文献   
247.
针对SONTE OC-192、PCIE3.0、USB3.2等协议在串行时钟数据恢复时对抖动容限、环路稳定时间的要求,提出了一种环路带宽自适应调整、半速率相位插值的时钟数据恢复电路(CDR)。设计了自适应控制电路,能适时动态调整环路带宽,实现串行信号时钟恢复过程中环路的快速稳定,提高了时钟数据恢复电路抖动容限。增加了补偿型相位插值控制器,进一步降低了数据接收误码率。该CDR电路基于55 nm CMOS工艺设计,数据输入范围为8~11.5 Gbit/s。采用随机码PRBS31对CDR电路的仿真测试结果表明,稳定时间小于400 ns,输入抖动容限大于0.55UI@10 MHz,功耗小于23 mW。  相似文献   
248.
针对现代光通信和其他高速串行通信,设计了一个用于高速串行收发器中的CMOS数字bang-bang时钟数据恢复系统.采用的数字bang-bang时钟数据恢复的结构,具有简单、功耗低、性能稳定的优点.时钟数据恢复采用改进编码方式的相位插值器,输出具有恒定幅度和良好的线性相位特性.测试表明,功耗为35 mW. 输入信号眼图闭合0.5UI,信号差分峰-峰值150 mV条件下误码率小于10-12.  相似文献   
249.
金高哲  张长春  袁丰  张瑛  张翼 《微电子学》2023,53(4):581-587
基于65 nm CMOS工艺设计了一种25~28 Gbit/s具有自适应均衡和时钟数据恢复功能的光接收机电路。光接收前端采用低带宽设计,以优化接收机的灵敏度;采用判决反馈均衡器,以恢复低带宽前端引入的码间干扰。为了适应不同速率和工艺角引入的码间干扰,结合SS-LMS自适应算法,实现信号的自适应均衡。无参考时钟数据恢复电路采用鉴频环路拓宽频率捕获范围,同时将半速率鉴相器嵌入均衡器中,以降低功耗和成本。后仿真结果表明,在100 fF光电二极管的寄生电容条件下,接收前端最大增益达到66 dBΩ,25%带宽处的等效输入噪声电流为15.3 pA·Hz-1/2,光接收机灵敏度为-14.5 dBm。当电源电压为1.2 V时,光接收机的整体功耗为181.1 mW。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号