首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   3340篇
  免费   558篇
  国内免费   255篇
化学   91篇
晶体学   1篇
力学   68篇
综合类   27篇
数学   273篇
物理学   496篇
无线电   3197篇
  2024年   24篇
  2023年   82篇
  2022年   80篇
  2021年   95篇
  2020年   83篇
  2019年   85篇
  2018年   69篇
  2017年   95篇
  2016年   121篇
  2015年   133篇
  2014年   209篇
  2013年   148篇
  2012年   179篇
  2011年   202篇
  2010年   224篇
  2009年   216篇
  2008年   276篇
  2007年   209篇
  2006年   212篇
  2005年   220篇
  2004年   241篇
  2003年   181篇
  2002年   101篇
  2001年   81篇
  2000年   78篇
  1999年   69篇
  1998年   67篇
  1997年   63篇
  1996年   47篇
  1995年   46篇
  1994年   34篇
  1993年   28篇
  1992年   50篇
  1991年   38篇
  1990年   23篇
  1989年   26篇
  1988年   4篇
  1987年   7篇
  1986年   3篇
  1985年   2篇
  1984年   2篇
排序方式: 共有4153条查询结果,搜索用时 8 毫秒
61.
文章采用DDS驱动PLL的方式,实现了一种能完全覆盖Ku波段的宽带小步进低相位噪声低杂散频率合成器的设计,同时对DDS PLL频率合成器的输出特性进行了理论分析,并通过实验进行了验证.最终我们研制出了输出频率为12-18GHz的频综系统,步进为1MHz,相位噪声优于-90 dBc/Hz@10kHz,杂散优于-50dBc.  相似文献   
62.
鉴频鉴相器是电荷泵锁相环的一个重要模块,其鉴相范围、鉴相灵敏度、死区、速度等因素影响锁相环的性能.综合考虑以上因素,设计了一种三态鉴频鉴相器.该设计采用Chartered 0.35um CMOS工艺,使用Mentor公司的模拟电路仿真软件Eldo进行仿真.仿真结果表明鉴频鉴相器鉴相灵敏度好,速度快,鉴相死区仅为5ps,最大工作频率可达3GHz.该鉴频鉴相器结构简单,只用了18个管子,有效的节省了芯片面积.  相似文献   
63.
胡永智  吴建辉   《电子器件》2008,31(2):525-528
设计了一种基于ECL结构的PFDCP.PFD电路采用传统构架,通过增加延迟单元的方法克服死区问题,延迟单元由ECL的逻辑门构成.PFD可以工作在0.15 MHz到2 MHz的输入频率范围之间.同时设计了一个高精度低失配的电荷泵,可以提供四种不同大小的电流.PFDCP设计和仿真采用JAZZ 0.35 μm的BICMOS SBC35工艺模型,电源电压5 V.电路仿真结果表明PFD的死区小于30 ps,CP的失配电流小于0.4%.  相似文献   
64.
三阶锁相环环路滤波器参数设计   总被引:4,自引:1,他引:3  
王宇舟 《电讯技术》2008,48(9):51-55
锁相环在通信、遥测、导航等领域有着广泛的应用,三阶锁相环由于其频率斜率跟踪能力,越来越受到重视,特别是深空探测的极窄带应用。利用系统稳定性分析方法和高阶系统分析理论,分别对两种模型的二阶环路滤波器,即理想二阶滤波器和三参数滤波器模型,推导了参数设计公式,给出三阶锁相环设计参数的模拟及数字环路公式,并与JPL数字锁相环(DPLL)的设计参数经验公式进行比较。仿真结果表明,3种设计方法近似相同,而所推导的参数设计方法优点在于可以灵活配置系统的零、极点的位置以及阻尼系数等多种参数,为各种变带宽和自适应算法提供理论和应用基础。  相似文献   
65.
S频段锁相频率合成器的设计   总被引:1,自引:0,他引:1  
蒋涛  唐宗熙  张彪 《电讯技术》2008,48(8):60-62
介绍了小数式锁相频率合成器的设计方法及相关理论,分析了影响锁相环相位噪声的主要因素并设计了环路滤波器和Wilkinson功率分配器。由实验结果可知,小数式锁相频率合成器具有很好的相位噪声和较高的频率分辨率。  相似文献   
66.
容迟网络体系结构及其关键技术研究   总被引:12,自引:0,他引:12       下载免费PDF全文
当前的Intemet体系结构和其中许多协议无法很好的适用存在高延迟和频繁割裂的网络.当端节点具有严格的能量和存储限制时,这一问题将更加恶化.由于移动性和特殊应用需求,使得像陆地移动网络、军事无线自组织网络、星际网络及无线传感器网络等这样的受限网络缺乏“保持连接”的基础结构.这些受限网络有它们自己的专有协议而不采用TCP/IP协议.为了实现这些网络之间的互联,国际上提出了在端到端连接和节点资源都受限时的一种新型网络体系结构和应用接口,称为延迟容忍网络(简称容迟网络,DIN,Delay-Tolerant Networks).DTN作为网络互联时传输层上的覆盖网可用来满足随意的异步消息可靠转发.本文研究分析了容迟网络的应用背景、体系结构、关键技术和一些开放问题,并给出了未来的发展方向和应用前景.  相似文献   
67.
68.
提出了一种低抖动、宽调节范围的带宽自适应CMOS锁相环.由于环路带宽可根据输入频率进行自动调节,电路性能可在整个工作频率范围内得到优化.为了进一步提高电路的抖动特性,在电荷泵电路中采用匹配技术,并在压控振荡器中应用电压-电压转换电路以减小压控振荡器的增益.芯片采用SMIC 0.35μm CMOS工艺加工.测试结果表明该锁相环电路可在200MHz~1.1GHz的输出频率范围内保持良好的抖动性能.  相似文献   
69.
实时递推的最小二乘预测跟踪算法   总被引:1,自引:0,他引:1  
针对探测系统跟踪误差对目标跟踪的影响,提出一种实时递推的最小二乘预测跟踪算法.该算法采用平方预测器的估算方式,获得目标运动轨迹的最佳逼近,通过不断更新的历史数据实时递推轨迹参数,预测下一帧目标位置.该算法采用Matlab软件编写易于工程实现的应用程序.得到仿真的目标真实轨迹与预测轨迹数据.仿真结果表明,该算法可以在系统...  相似文献   
70.
在此介绍了小数分频锁相频率合成器的相关理论。设计一个带宽为580 MHz、杂散抑制度≤-60 d Bc、相位噪声≤-85 d Bc/Hz@10 k Hz的C频段宽带低杂散频率合成器。利用双环锁相频率合成技术和小数分频锁相技术,实现了宽带、低杂散的锁相频率合成器的设计。最后经过测试近端杂散指标≤-60 d Bc,远端杂散指标≤-70 d Bc,偏移10 k Hz的相位噪声为-89.95 d Bc/Hz,技术指标都优于设计要求。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号