首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1976篇
  免费   209篇
  国内免费   114篇
化学   1篇
力学   14篇
综合类   5篇
数学   1篇
物理学   78篇
无线电   2200篇
  2024年   10篇
  2023年   21篇
  2022年   31篇
  2021年   48篇
  2020年   48篇
  2019年   37篇
  2018年   41篇
  2017年   46篇
  2016年   53篇
  2015年   58篇
  2014年   78篇
  2013年   74篇
  2012年   97篇
  2011年   100篇
  2010年   129篇
  2009年   149篇
  2008年   147篇
  2007年   107篇
  2006年   116篇
  2005年   127篇
  2004年   126篇
  2003年   123篇
  2002年   75篇
  2001年   63篇
  2000年   37篇
  1999年   52篇
  1998年   53篇
  1997年   43篇
  1996年   33篇
  1995年   34篇
  1994年   23篇
  1993年   20篇
  1992年   37篇
  1991年   20篇
  1990年   14篇
  1989年   20篇
  1988年   1篇
  1987年   3篇
  1986年   2篇
  1985年   2篇
  1984年   1篇
排序方式: 共有2299条查询结果,搜索用时 15 毫秒
71.
孙立崇  任文亮  闫娜  闵昊 《半导体学报》2011,32(5):055007-6
介绍了一个应用在移动支付系统里的全集成载波时钟恢复电路。它由一个采样检测模块和一个电荷泵锁相环组成。与传统13.56MHz标签里的时钟恢复电路相比,这个电路能够从开关键控信号里恢复高精度的连续载波时钟。整个芯片由0.18μm EEPROM CMOS工艺制造,工作电压为1.5V。实验结果表明该电路恢复频率的偏移为0.34%,灵敏度为8mV。  相似文献   
72.
易鸿 《现代电子技术》2011,34(18):165-169
:针对现有数字FIR噪声滤除技术的噪声放大问题,结合模拟电路的方法,提出一种新的混合型FIR噪声滤波技术。该方法采用电荷泵将锁相环中数字控制的相位误差转换为模拟域电荷,调制器的输出经过一个寄存器链实现一个或数个时钟周期的延时,从中选出若干抽头分别去控制对应的分频器或相位选择器,从而量化所产生的经过各支路鉴相器的瞬时相位误差,在一个多输入电荷泵中合成为模拟域误差电荷,通过提供恒定单位直流增益,解决现有数字FIR噪声滤除技术的噪声放大问题。这种新型的滤渡器具有如下特点:离散时间域工作,模拟失配不敏感,有助于提高线性度,额外硬件开销小。  相似文献   
73.
陈柱佳  杨海钢  刘飞  王瑜 《半导体学报》2011,32(10):105010-8
本文提出了一种用于FPGA中DDR SDRAM控制器的接口快速锁定的全数字延时锁定环。该电路对数据选择脉冲(DQS)实现90度的相位偏移。为了实现延时锁定环的快速锁定,同时解决了错误锁定的问题,本文提出了一种新颖的数字时间转换器的结构。在延时环路中设计了占空比纠正电路,实现50%的占空比输出。该延时锁定环电路采用0.13μm标准CMOS工艺设计制作。测试结果表明,工作频率范围为75MHz~350MHz,数字控制延时链(DCDL)的调节精度为15ps,并且电路的闭环特性能跟踪电压、温度等环境的变化。  相似文献   
74.
基于SMIC 180 nm/1.8 V CMOS工艺,设计了一种高速、低功耗且具有输入选频和多水平调频输出范围的L频段电荷泵锁相环。输入端附加了四选一数据选择器,实现多频点信号的选频追踪,输出端设计了一种由新型P、S架构计数器构建的可编程双模分频器,实现高精度分频和连续位数的可编程输出。实验结果表明,锁相环最终锁定输出频率为1.1 GHz,从启动至稳频输出的锁定时间仅为1.5μs,整体电路功耗低至1.2 mW,同时可有效实现频率范围73 MHz至500 MHz的2~15位连续的可编程输出分频。完成锁相环电路的后端设计并提交流片,最终版图面积仅为0.027 mm^(2)。所提出的L频段锁相环可有效用于卫星降频信号接收、光信号调制和数字音频广播(T-DAB)等无线信号通信和处理系统。  相似文献   
75.
GPS软件接收机跟踪环路设计   总被引:2,自引:0,他引:2  
GPS软件接收机跟踪环路的设计在环路参数与鉴相器选择上有很大空间。在分析GPS跟踪原理的基础上.对比码环与载波环不同鉴相器的性能,然后在不同环路参数下对跟踪效果进行了仿真比较,最后选择一组鉴相器并设计合适的环路参数,对实际采集的GPS中频信号进行跟踪,跟踪结果验证了设计环路的有效性。  相似文献   
76.
对比直接数字频率合成技术(DDS)和锁相环频率合成技术(PLL)的优缺点,提出一种DDS与PLL相结合的频率合成器方案。本文给出了以AD9852和ADF4106实现频率合成器的实例,并对该频率合成器的硬件电路进行了简要说明。  相似文献   
77.
介绍了一种用数字锁相环对QPSK信号解调的方法,并将该算法在FPGA硬件中实现,给出了硬件实现FPGA的解调效果及解调的性能指标。通过解调算法和原理上的分析对QPSK信号解调全过程进行了详细说明。  相似文献   
78.
张辉  杨海钢  王瑜  刘飞  高同强 《半导体学报》2011,32(4):045010-6
本文设计实现了一种用于FPGA芯片的可重构多功能的锁相环时钟发生器。该时钟发生器具有可配置的时钟发生和延时补偿两种模式,分别实现时钟倍频和相位对准的功能。输出时钟信号还具有可编程的相移和占空比调节等高级时钟变化功能。为了提高相位对准和相移的精度,本文设计了一种具有新的快速起振技术的压控振荡器。本文还提出了一种延时分割方法以提高用于实现相移和占空比调节功能的后端分频器的速度。整个时钟发生器使用0.13μm标准CMOS工艺设计制作。测试结果表明,能够实现270MHz到1.5GHz的宽调节范围,当锁定在1GHz时,整个电路功耗为18mW,rms抖动小于9ps,锁定时间为2μs左右。  相似文献   
79.
SDH/SONET支路时钟抖动衰减数字锁相环设计   总被引:1,自引:0,他引:1  
提出了一种新的光纤通信网络中SDH/SONET支路时钟抖动衰减设计方法.采用全数字锁相环技术和可编程的方法,根据不同类型的PDH信号,配置相应的增益和衰减因子,使得时钟的抖动衰减收敛速度可调节,能快速的达到国际电信联盟ITU-T标准规定的抖动范围.对于E3信号,滤波组合为100 Hz~800 kHz时,最大峰峰抖动为0.05 UI,滤波组合为10~800 kHz时,最大峰峰抖动小于10-3 UI.该方法电路实现结构简单,可广泛应用于光纤通信领域.  相似文献   
80.
基于FPGA实现的一种新型数字锁相环   总被引:4,自引:0,他引:4  
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的新型的数字锁相环。使用FPGA内底层嵌入功能单元中的数字锁相环74HCT297,并添加少量的数字电路来实现。最后利用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/30 kW的感应加热电源中。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号