首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   16700篇
  免费   1168篇
  国内免费   533篇
化学   1199篇
晶体学   44篇
力学   303篇
综合类   153篇
数学   313篇
物理学   1525篇
无线电   14864篇
  2024年   87篇
  2023年   272篇
  2022年   330篇
  2021年   418篇
  2020年   306篇
  2019年   289篇
  2018年   153篇
  2017年   390篇
  2016年   534篇
  2015年   452篇
  2014年   896篇
  2013年   772篇
  2012年   887篇
  2011年   846篇
  2010年   749篇
  2009年   946篇
  2008年   1267篇
  2007年   914篇
  2006年   926篇
  2005年   1074篇
  2004年   923篇
  2003年   1001篇
  2002年   658篇
  2001年   503篇
  2000年   352篇
  1999年   385篇
  1998年   367篇
  1997年   272篇
  1996年   283篇
  1995年   235篇
  1994年   199篇
  1993年   121篇
  1992年   166篇
  1991年   125篇
  1990年   125篇
  1989年   103篇
  1988年   18篇
  1987年   8篇
  1986年   9篇
  1985年   5篇
  1984年   8篇
  1983年   6篇
  1982年   5篇
  1981年   8篇
  1980年   2篇
  1979年   1篇
  1978年   1篇
  1977年   1篇
  1975年   2篇
  1963年   1篇
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
31.
戴俐 《有线电视技术》2006,13(4):39-40,48
2005年12月28日,杭州晶图微芯公司发布了国内第一款高性能音视频处理芯片.此举标志着,在机顶盒核心处理芯片领域终于有了中国人自己的产品,填补了国内空白,有了能与国外芯片厂商竞争的力量.晶图公司把他们的产品带到了3月21~23日于北京国际展览中心举行的CCBN'2006展会上,接受大家的检验.展会期间,本刊记者访问了杭州晶图微芯公司副总经理潘江东先生.  相似文献   
32.
《今日电子》2004,(6):62-62
~~ADI与爱立信共同打造可编程3G基站  相似文献   
33.
针对某雷达的老化现状及改造目标,提出了改造方案:雷达接收机前端改造成典型单脉冲雷达的三通道接收机,雷达中视频部分采用先进的软件无线电技术进行设计,使雷达接收机、测距机、显示系统、主控台、伺服视频部分大大简化。  相似文献   
34.
3月20日~21日,第五届大洋数字多媒体与网络技术研讨会在北京五洲皇冠假日酒店举行。此次研讨会以“从概念到应用,从理想到现实”为主题。围绕数字多媒体及网络技术展开了深层次的探讨。中科大洋与松下联合开发的基于P2的产品同时发布!  相似文献   
35.
通过比较各种软件无线电结构的优缺点,针对既具有交换网络结构又具有分层结构优点的基于交换网络的分层无线电结构方案,提出了部分改进思想。  相似文献   
36.
《电视技术》2003,(7):94-94
  相似文献   
37.
太阳射电爆发纤维精细结构是太阳射电爆发活动中一类重要的观测现象,利用二维小波变换对纤维精细结构动态频谱图进行处理,分离频谱图中的纤维结构。首先对原始频谱图实行多层小波变换,由低频分量重构原始图像,就可得到爆发的背景信息,令原始频谱图减去背景并经过阈值处理后,便可将原始频谱图中的纤维结构很好地分离出来。  相似文献   
38.
传统的数据采集器多采用Inte151系列或Inte196系列的CPU,运算能力差,速度慢,精度低,尤其是浮点运算能力限制了技术指标的进一步提高。有鉴于此,各科研单位及数据采集器产家正积极开发新一代的数据采集器。如采用高性能的嵌入式芯片,或带有数字信号处理功能的芯片等。TI公司的TMS320VC33数字信号处理芯片已能支持高达150MFLOPS的运行速度,是需浮点运算的电子产品应用场合中一种较理想的微处理器件。  相似文献   
39.
40.
《今日电子》2006,(3):100-100
LatriceSC系列FPGA集成了支持3.4Gb/s数据率的高信道数的SERDES模块、提供2Gb/s速度的PURESPEED并行I/O.PLL和DLL时钟、以500MHz频率工作的FPGA逻辑、密集的RAM块以及针对成本优化的嵌入式结构化ASIC模块的掩膜式阵列。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号