全文获取类型
收费全文 | 11457篇 |
免费 | 1459篇 |
国内免费 | 273篇 |
专业分类
化学 | 17篇 |
晶体学 | 13篇 |
力学 | 135篇 |
综合类 | 36篇 |
数学 | 85篇 |
物理学 | 1251篇 |
无线电 | 11652篇 |
出版年
2024年 | 57篇 |
2023年 | 180篇 |
2022年 | 228篇 |
2021年 | 248篇 |
2020年 | 224篇 |
2019年 | 243篇 |
2018年 | 154篇 |
2017年 | 278篇 |
2016年 | 314篇 |
2015年 | 350篇 |
2014年 | 615篇 |
2013年 | 533篇 |
2012年 | 739篇 |
2011年 | 775篇 |
2010年 | 734篇 |
2009年 | 803篇 |
2008年 | 905篇 |
2007年 | 692篇 |
2006年 | 741篇 |
2005年 | 728篇 |
2004年 | 566篇 |
2003年 | 514篇 |
2002年 | 345篇 |
2001年 | 326篇 |
2000年 | 257篇 |
1999年 | 182篇 |
1998年 | 178篇 |
1997年 | 167篇 |
1996年 | 189篇 |
1995年 | 152篇 |
1994年 | 135篇 |
1993年 | 115篇 |
1992年 | 116篇 |
1991年 | 121篇 |
1990年 | 118篇 |
1989年 | 118篇 |
1988年 | 21篇 |
1987年 | 6篇 |
1986年 | 5篇 |
1985年 | 5篇 |
1984年 | 7篇 |
1983年 | 2篇 |
1982年 | 2篇 |
1980年 | 1篇 |
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
981.
本文概述了LMS算法和LMS滤波器的的基本原理,利用MATLAB和DspBuilder立算法模型,完成LMS自适应滤波器的仿真与设计,有效地提高了FPGA的设计效率.降低了设计人员对硬件的要求。 相似文献
982.
本文以江苏省姜堰市广播电视台的播出监测系统为例,阐述有线运营商如何在全IP化数字电视前端系统上建立内容、服务质量的监测平台,以及前端图像质量监测的相关指标。 相似文献
983.
分布式地面数字电视前端组网方案,采用总前端一分前端模式,覆盖半径达几十公里,可低成本、高效率地解决广大农村地区的数字电视覆盖问题。根据农村人口比较分散的特点, 相似文献
984.
李章涛 《中国电子科学研究院学报》2010,5(2)
提出了一种新型的基于LTCC技术的带通滤波器实现方法。带通滤波器采用两个谐振单元耦合,在输入输出端引入并联反馈电容在通带两边形成一对传输零点,提高了阻带的衰减性能。分别在HFSS和IE3D中构建物理模型,采用εr=2.2的介质材料,尺寸为5 mm×4 mm×2 mm,设计出中心频率f0=1.6 GHz,相对带宽约9%的滤波器,通带内插入损耗小于1 dB,在1.1 GHz和2.1 GHz处形成两个传输零点,两种软件的仿真结果很好地吻合。 相似文献
985.
本文介绍了一个应用于18位高端音频的ΣΔ模数转换器(ADC)。它包括一个2-1级联结构的ΣΔ调制器和一个数字抽取滤波器。在系统设计、电路实现和版图设计的过程中采取了许多优化措施,包括:选择了一个能够实现高过载水平的调制器结构并对其系数进行优化,实现了一个高能效的A/AB 类跨导放大器和一个面积和功耗优化的多级抽取滤波器。模数转换器在中芯国际0.18μm 混合信号CMOS 工艺中流片。测试结果表明在22.05 KHz带宽内,信噪失真比和动态范围分别达到91dB和94dB,而芯片面积为2.1 mm2,其中模拟部分仅消耗2.1mA静态电流。 相似文献
986.
一个应用于卫星导航接收机的低功耗可配置双频多模射频前端 总被引:1,自引:1,他引:0
本文给出了一个应用于GPS、北斗、伽利略和Glonass四种卫星导航接收机的高性能双频多模射频前端。该射频前端主要包括有可配置的低噪声放大器、宽带有源单转双电路、高线性度的混频器和带隙基准电路。详细分析了寄生电容对源极电感负反馈低噪声放大器输入匹配的影响,通过在输入端使用两个不同的LC匹配网络和输出端使用开关电容的方法使低噪声放大器可以工作在1.2GHz和1.5GHz频带。同时使用混联的有源单转双电路在较大的带宽下仍能获得较好的平衡度。另外,混频器采用MGTR技术在低功耗的条件下来获得较高的线性度,并不恶化电路的其他性能。测试结果表明:在1227.6MHz和1557.42MHz频率下,噪声系数分别为2.1dB和2.0dB,增益分别为33.9dB和33.8dB,输入1dB压缩点分别0dBm和1dBm,在1.8V电源电压下功耗为16mW。 相似文献
987.
针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Buiider作为设计工具的数字信号处理器设计方法.并按照Matlab/Simulink/DSP Builder/Quartus Ⅱ设计流程,设计了一个12阶FIR低通数字滤波器,通过Quartus时序仿真及嵌入式逻辑分析仪SignalTap Ⅱ硬件测试对设计进行了验证.结果表明,所设计的FIR滤波器功能正确,性能良好. 相似文献
988.
本文主要介绍了基于 SP8855E 锁相环芯片设计一个低相噪、低杂散、低功耗的频率合成器,分析了 SP8855E 的应用和环路滤波器的重要性和设计方法。 相似文献
989.
本文提出并设计了一种新型的折叠半模基片集成波导(Folded Half-Mode Substrate Integrated Waveguide: FHMSIW)宽带带通滤波器,并给出了FHMSIW上层金属层槽缝式和中间金属层槽缝式宽带滤波器的仿真和测试结果。相对于半模基片集成波导(Half-Mode Substrate Integrated Waveguide: HMSIW)槽缝式滤波器,由双层PCB制作的FHMSIW槽缝式滤波器的尺寸减小了约一半。同时测试结果和仿真结果表明该宽带滤波器具有损耗小、带外抑制好等特性。 相似文献
990.