全文获取类型
收费全文 | 23404篇 |
免费 | 2235篇 |
国内免费 | 472篇 |
专业分类
化学 | 295篇 |
晶体学 | 1篇 |
力学 | 192篇 |
综合类 | 105篇 |
数学 | 160篇 |
物理学 | 2148篇 |
无线电 | 23210篇 |
出版年
2024年 | 175篇 |
2023年 | 479篇 |
2022年 | 596篇 |
2021年 | 635篇 |
2020年 | 492篇 |
2019年 | 503篇 |
2018年 | 298篇 |
2017年 | 534篇 |
2016年 | 697篇 |
2015年 | 809篇 |
2014年 | 1401篇 |
2013年 | 1104篇 |
2012年 | 1475篇 |
2011年 | 1480篇 |
2010年 | 1345篇 |
2009年 | 1667篇 |
2008年 | 1937篇 |
2007年 | 1387篇 |
2006年 | 1363篇 |
2005年 | 1516篇 |
2004年 | 1121篇 |
2003年 | 955篇 |
2002年 | 668篇 |
2001年 | 550篇 |
2000年 | 429篇 |
1999年 | 323篇 |
1998年 | 279篇 |
1997年 | 261篇 |
1996年 | 255篇 |
1995年 | 234篇 |
1994年 | 207篇 |
1993年 | 163篇 |
1992年 | 179篇 |
1991年 | 190篇 |
1990年 | 160篇 |
1989年 | 165篇 |
1988年 | 19篇 |
1987年 | 14篇 |
1986年 | 8篇 |
1985年 | 6篇 |
1984年 | 7篇 |
1983年 | 12篇 |
1982年 | 7篇 |
1981年 | 4篇 |
1977年 | 1篇 |
1976年 | 1篇 |
排序方式: 共有10000条查询结果,搜索用时 0 毫秒
31.
1 全频段信号电平偏低
引起电平偏低的原因较多,主要有温度变化、放大器工作异常、电缆老化等几种。
(1)温度变化导致电平下降
温度变化导致电平下降有两方面的原因,其一是温度降低使电缆芯线热胀冷缩而接触不良引起电平降低,出现这种情况时低频段的电平比高频段的电平下降快,此故障多发生于冬季,出现这种故障必须重做接头,并紧固接口器件;其二是温度升高使电平下降,根据电缆的温度特性,随着环境温度的升高损耗随之增大, 相似文献
32.
33.
随着工艺尺寸的缩小,IC设计的两大趋势是设计更复杂和对产品的设计周期要求更苛刻。在超深压微米IC设计中,设计的复杂性会导致信号完整性(SI)问题更加突出,从而会影响整个产品的设计周期。本文提出了SI概念以及影响它的因素,并针对其两个主要影响因素,串扰(crosstalk)和IR压降进行了分析讨论,并提出了解决的方案。 相似文献
34.
35.
36.
更换F接头是维修中最经常的工作,因为接头常年受风雨侵蚀、阳光暴晒,加上密封不严,极易氧化锈蚀,产生接触不良,影响信号的传送。 相似文献
37.
针对某雷达的老化现状及改造目标,提出了改造方案:雷达接收机前端改造成典型单脉冲雷达的三通道接收机,雷达中视频部分采用先进的软件无线电技术进行设计,使雷达接收机、测距机、显示系统、主控台、伺服视频部分大大简化。 相似文献
38.
对于数字电视信号在广电网络中的传输.可分成两大类或三大架构:第一类为大中城市内的有线城域网络的数字电视传输:另一类为市县之间有线干线网络的数字电视传输,并与本地的模拟电视及专播信号(宽带数据业务)混合传输。而第二类传输中,可根据干线传输距离.分别实施两种不同的传输架构.故此.总计之为三种架构。 相似文献
39.
随着集成电路加工工艺技术向0.18微米或更小尺寸的继续发展,设计高性能的SOC芯片面对越来越大的挑战。几何尺寸越来越小,时钟频率越来越高,电压越来越低,上市时间越来越紧迫,因此设计复杂性迅速增加,互连线和信号完整性问题已成为影响设计成功的主要因素。现有的设计方法遇到了许多新的挑战。为了应对这些挑战,人们展开了深入的研究,提出了许多方法。本文将分析物理设计的挑战,回顾物理设计的方法,比较它们的优缺点,指出它们的适用范围,最后展望深亚微米物理设计的发展方向。 相似文献
40.