全文获取类型
收费全文 | 856篇 |
免费 | 37篇 |
国内免费 | 5篇 |
专业分类
化学 | 8篇 |
力学 | 23篇 |
数学 | 119篇 |
物理学 | 292篇 |
无线电 | 456篇 |
出版年
2024年 | 1篇 |
2023年 | 5篇 |
2022年 | 11篇 |
2021年 | 14篇 |
2020年 | 17篇 |
2019年 | 9篇 |
2018年 | 19篇 |
2017年 | 21篇 |
2016年 | 20篇 |
2015年 | 15篇 |
2014年 | 76篇 |
2013年 | 41篇 |
2012年 | 74篇 |
2011年 | 55篇 |
2010年 | 56篇 |
2009年 | 65篇 |
2008年 | 100篇 |
2007年 | 56篇 |
2006年 | 41篇 |
2005年 | 28篇 |
2004年 | 24篇 |
2003年 | 27篇 |
2002年 | 23篇 |
2001年 | 15篇 |
2000年 | 14篇 |
1999年 | 13篇 |
1998年 | 10篇 |
1997年 | 9篇 |
1996年 | 6篇 |
1995年 | 3篇 |
1994年 | 5篇 |
1993年 | 7篇 |
1992年 | 6篇 |
1991年 | 2篇 |
1990年 | 3篇 |
1989年 | 2篇 |
1988年 | 3篇 |
1987年 | 2篇 |
排序方式: 共有898条查询结果,搜索用时 0 毫秒
1.
2.
本文首先介绍了电视双伴音/立体声广播的几种常用方式,然后着重分析丽音(NICAM)双伴音/立体声广播系统的基本原理,并给出其接收系统的集成电路。 相似文献
3.
This paper considers the general synchronization dynamics of coupled Van der Pol–Duffing oscillators. The linear and nonlinear stability analysis on the synchronization process is derived through the Whittaker method and the Floquet theory in addition to the multiple time scales method. A stability map displaying different dynamical states of the system is performed. Numerical simulation is carried out to support and to complement the accuracy of the analytical treatment. 相似文献
4.
多版本软件通过设计相异性实现了软件容错。为了对这种方法进行研究,我们的课题实现了一个三版本软件系统,称之为SFTMP(SoftwareFault-TolerantMultiProcessor)。本文描述了SFTMP的硬件结构和软件执行支持环境,该环境包括同步、表决和监控功能、版本间的通讯及故障的恢复和重构。 相似文献
5.
6.
7.
8.
梳理基于等待门限判决的脉冲位置键控系统相关文献资料,发现文献给出的误比特率(BER)理论公式不能准确描述系统误比特率,尤其是在低信噪比情况下一些理论公式计算的误比特率已经高于0.5,超过了通信系统误比特率上限,不符合通信理论。分析了各文献资料误比特率理论公式推导过程中的问题所在,推导得到了一个新的误比特率理论公式。进行了数值仿真,结果表明,新的误比特率理论公式与仿真吻合良好,能够准确描述系统误比特率,并且在低噪比下计算的误比特率不高于0.5,符合通信理论。在新的误比特率理论公式基础上,分析了基于等待门限判决的脉冲位置键控系统能量效率,并与二进制相移键控(BPSK)系统进行了比较,表明基于等待门限判决的脉冲位置键控系统是一种具有较高能量效率的系统,在一定条件下甚至优于BPSK系统。 相似文献
9.
Ashutosh Kumar Singh Asish Bera Hafizur Rahaman Jimson Mathew Dhiraj K.Pradhan 《中国电子科技》2009,7(4):336-342
An error tolerant hardware efficient verylarge scale integration (VLSI) architecture for bitparallel systolic multiplication over dual base, which canbe pipelined, is presented. Since this architecture has thefeatures of regularity, modularity and unidirectionaldata flow, this structure is well suited to VLSIimplementations. The length of the largest delay pathand area of this architecture are less compared to the bitparallel systolic multiplication architectures reportedearlier. The architecture is implemented using Austria Micro System's 0.35 μm CMOS (complementary metaloxide semiconductor) technology. This architecture canalso operate over both the dual-base and polynomialbase. 相似文献
10.