全文获取类型
收费全文 | 22562篇 |
免费 | 4096篇 |
国内免费 | 5496篇 |
专业分类
化学 | 9663篇 |
晶体学 | 633篇 |
力学 | 929篇 |
综合类 | 412篇 |
数学 | 1973篇 |
物理学 | 6666篇 |
无线电 | 11878篇 |
出版年
2024年 | 83篇 |
2023年 | 326篇 |
2022年 | 829篇 |
2021年 | 808篇 |
2020年 | 692篇 |
2019年 | 720篇 |
2018年 | 626篇 |
2017年 | 923篇 |
2016年 | 747篇 |
2015年 | 1062篇 |
2014年 | 1287篇 |
2013年 | 1731篇 |
2012年 | 1891篇 |
2011年 | 1970篇 |
2010年 | 1970篇 |
2009年 | 2036篇 |
2008年 | 2076篇 |
2007年 | 2138篇 |
2006年 | 1884篇 |
2005年 | 1621篇 |
2004年 | 1212篇 |
2003年 | 940篇 |
2002年 | 796篇 |
2001年 | 804篇 |
2000年 | 886篇 |
1999年 | 442篇 |
1998年 | 214篇 |
1997年 | 188篇 |
1996年 | 185篇 |
1995年 | 118篇 |
1994年 | 136篇 |
1993年 | 141篇 |
1992年 | 107篇 |
1991年 | 71篇 |
1990年 | 84篇 |
1989年 | 80篇 |
1988年 | 69篇 |
1987年 | 57篇 |
1986年 | 39篇 |
1985年 | 22篇 |
1984年 | 22篇 |
1983年 | 21篇 |
1982年 | 19篇 |
1981年 | 19篇 |
1980年 | 11篇 |
1979年 | 7篇 |
1978年 | 6篇 |
1971年 | 5篇 |
1965年 | 11篇 |
1959年 | 5篇 |
排序方式: 共有10000条查询结果,搜索用时 78 毫秒
991.
PFD管理方法主要用于解决后向数据相关规则传输过多时出现的负载过大问题,可动态推送PFD和相应计费规则.首先介绍了3GPP pre-R16中4G/5G的PFD管理方法,包括pull mode和push mode两种方法,同时分析了现有方法的不足,并介绍了相应的优化方案.应用新的优化方法,可减少PFDF和PCEF/TDF... 相似文献
992.
993.
994.
给出了函数f(x)和g(x)单调性的证明.据此,得到了著名的Minc H和Sathre L不等式最好的界. 相似文献
995.
996.
采用中频磁控溅射技术制备了PbSeIn和PbSeTe两种掺杂PbSe薄膜,
并采用理论模拟与实际实验相结合的方法研究了In和Te两种元素的掺杂机制及其对薄膜性
能的影响。结果表明,In原子主要通过置换Pb原子的形式进行掺杂,而Te原子则主要置换
Se原子;与未掺杂PbSe薄膜相比,PbSeIn和PbSeTe两种薄膜的光电敏感性均有一定提高,
其中In掺杂PbSe薄膜的平均电阻变化率最高。这是由于In元素在PbSe薄膜禁带内形成深杂
质能级,提高非平衡载流子寿命所导致的。而PbSeTe薄膜的光电敏感性则与未掺杂PbSe薄
膜相近。 相似文献
997.
998.
LD端面泵浦圆柱形Nd∶YAG晶体热效应研究 总被引:2,自引:0,他引:2
建立了圆柱形激光晶体的热传导模型.通过求解泊松方程,得到了在不同Nd离子掺杂浓度和不同泵浦光半径情况下激光晶体内的温度和温度场分布.研究结果表明,当其他条件不变时,随着Nd离子掺杂浓度的增加,Nd∶YAG晶体端面中心温度会升高,而晶体中心轴温度却会快速衰减.对于相同晶体,在泵浦功率一定时,随着泵浦光斑半径的减小,Nd∶YAG晶体端面中心温度会升高.如果采用低掺杂浓度的晶体作为增益介质,同时合理增加泵浦光斑半径,则可以有效抑制晶体的热效应.这一结论为提高激光器的稳定性、研究晶体的热效应提供了理论依据. 相似文献
999.
1000.
在高压宽输入范围的芯片中,高压电源一般不直接作为带隙基准电路的电源。传统方案采用齐纳二极管加源随器将高压输入转换为低压电源,为带隙基准供电,然而低压电源波动过大,降低了带隙基准的PSRR。电源由反馈环路产生,可以提供高PSRR性能。文章提出了一种输入电压范围为5~65 V,通过闭环负反馈产生低压电源和1.2 V基准电压的带隙基准电路,适用于宽输入电压芯片,如Buck、电机驱动或模拟ASIC芯片。该带隙基准电路的电源是将自身产生的电流流经PMOS,由PMOS的VGS确定。因此低压电源不随输入电压变化,线性调整率极低。该电路由预处理电路、启动电路和带隙基准电路组成,采用负反馈稳压设计,不使用齐纳二极管,不引入额外的掩膜层,降低了电路成本。在CSMC 0.25μm BCD工艺下,基准电压线性调整率低至0.000 091%,输入电压在5~65 V范围内基准变化小于1μV,低频PSRR为-160 dB@100 Hz,温度系数为2.8×10-5/℃。 相似文献