首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   8篇
  免费   7篇
  国内免费   106篇
无线电   121篇
  2007年   4篇
  2006年   3篇
  2005年   12篇
  2004年   24篇
  2003年   16篇
  2002年   18篇
  2001年   7篇
  2000年   12篇
  1999年   1篇
  1998年   2篇
  1997年   3篇
  1996年   2篇
  1995年   3篇
  1993年   1篇
  1992年   3篇
  1991年   5篇
  1990年   2篇
  1988年   1篇
  1987年   1篇
  1981年   1篇
排序方式: 共有121条查询结果,搜索用时 281 毫秒
51.
功耗和时延双重驱动的VLSI布局算法   总被引:3,自引:2,他引:1  
针对超大规模的门阵列和标准单元电路,本文提出一种功耗和时延双重驱动的VLSI布局算法.以往发表的布局算法中,很少能够同时处理功耗和时延的双重约束.在以往的时延驱动布局算法中,仅有一个算法[3]能够处理超大规模的电路;该算法尚存在以下问题:1)其基本思想只能处理组合电路;2)延迟模型过于简单,因而不适合深亚微米工艺;3)该算法不是基于全路径的.我们的算法克服了这些问题,能够精确地控制最长路径延迟,同时保证优秀的布局质量和功耗的均匀分布.而且,对于超大规模的电路,我们的算法是同类算法中最快的.  相似文献   
52.
电子系统设计的新概念--系统级芯片   总被引:5,自引:0,他引:5  
系统级芯片(SOC) 集成电路在过去30年的发展几乎完全遵循Moore定律,即集成电路的集成度每隔18个月就翻一番。进入90年代以后,集成电路仍保持着非常高的发展速度。从美国SRC(semiconductor research corporation)组织给出的“1997年到2009年美国集成电路工艺  相似文献   
53.
提出了一个长线网预处理的过点分配算法.该算法不仅考虑了过点和物理连接端的连接费用、总体布线单元边界上不同过点之间的互斥费用,而且考虑了同一线网不同过点之间的错位费用.实验结果表明,该算法极大地提高了详细布线阶段的布线质量和速度,特别是对于长线网而言,效果更为显著.  相似文献   
54.
提出了一种基于路径的缓冲器插入时延优化算法 ,算法采用高阶模型估计连线时延 ,用基于查表的非线性时延模型估计门延迟 .在基于路径的时延分析基础上 ,提出了缓冲器插入的时延优化启发式算法 .工业测试实例实验表明 ,该算法能够有效地优化电路时延 ,满足时延约束  相似文献   
55.
提出了在精确时延模型下,满足时延约束的缓冲器数目最小化的算法.给出一个两端线网,该算法可以求出满足时延约束的最小缓冲器数目.运用高阶时延模型计算互连线的时延,运用基于查找表的非线性时延模型计算缓冲器的时延.实验结果证明此算法有效地优化了缓冲器插入数目和线网的时延,在二者之间取得了较好的折中.算法的运行时间也是令人满意的.  相似文献   
56.
可动态配置的FPGA电路的出现产生了时序规划问题.如果把时间看作第三维度,那么该问题可转化为三维布局问题.本文提出了一个全新的三维受限切面网格结构(3D-BSSG),用来表示三维布局的解;并引入解空间平滑机制来搜索最优解.实验结果证明,所设计的基于3D-BSSG的算法在求解时序规划问题上是十分有效的.  相似文献   
57.
本文针对门阵列和标准单元设计系统提出一种分级的时延驱动布局算法,以前的时延驱动布局算法除了文献[22]以外都不是分级的,因而运算时间很长,而且最长路径上的信号延迟达不到最优;而文献[22]的算法只能处理时序关系是DAG图(有向无环图)的电路,也就是说,电路中不能包含寄存器元件,本文的算法是适用于一般的电路.与RITUAL/Tiger系统比较,我们用比较短的运算时间得到了较小的信号延迟.  相似文献   
58.
提出了一种降低走线拥挤的标准单元增量式布局算法C-ECOP.首先通过一种新型的布线模型来估计芯片上的走线情况,然后构造一个整数线性规划问题来解决可能出现的相邻拥挤区域冲突问题.实验结果表明该算法能够有效地降低走线拥挤,保证初始布局的质量,并且具有很高的效率.  相似文献   
59.
本文提出一个新的宏单元模式分级布图规划方法.布图规划分三个阶段进行:芯片物理分级构造、布图规划和布图规划修正.主要特点包括:松弛对布图拓扑结构的约束、模块“自然”结群构造设计物理分级、采用解析方法求解面积规划问题、基于一个新的Steiner树算法求布线规划、包含模块面积估计和布线面积估计.实验结果表明提出的方法可以在满足不同形状和I/O设计目标的同时得到很高的芯片面积利用率.  相似文献   
60.
带偏差约束的时钟线网的拓扑构造和优化   总被引:1,自引:0,他引:1  
刘毅  洪先龙  蔡懿慈 《半导体学报》2002,23(11):1228-1232
提出了一种新的拓扑构造和优化方法,综合考虑了几种拓扑构造方法的优点,总体考虑偏差约束,局部进行线长优化.实验结果表明,它可以有效控制节点之间的偏差,同时保证减小时钟布线树的整体线长.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号