首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   45篇
  免费   0篇
无线电   45篇
  2022年   1篇
  2021年   1篇
  2016年   1篇
  2014年   1篇
  2013年   7篇
  2012年   6篇
  2011年   8篇
  2010年   5篇
  2009年   4篇
  2006年   11篇
排序方式: 共有45条查询结果,搜索用时 937 毫秒
1.
随着硅工艺在几何尺寸上的不断缩小,芯片的设计者事实上能将所有系统功能整合在单一芯片上。许多芯片制造商和设计者在面对客户对于多功能、低功耗、低成本及小型化的需求时,认为SoC的高集成度是解决问题的万能药方。不幸的是,设计的生产力跟不上摩尔定律的速度。  相似文献   
2.
随着硅工艺在几何尺寸上的不断缩小,芯片的设计者事实上能将所有系统功能整合在单一芯片上.许多芯片制造商和设计者在面对客户对于多功能、低功耗、低成本及小型化的需求时,认为SoC的高集成度是解决问题的万能药方.不幸的是,设计的生产力跟不上摩尔定律的速度.  相似文献   
3.
马俊  陈宏铭 《电子元器件应用》2006,8(7):74-74,76-78
介绍了如何在兼容ARM V4指令集的32位RISC处理器(FA526)所构建的SoC平台上(即FIE8100),运用智原科技所提价的FA526-Linux开发包通过armboot装载Linux操作系统。使开发人员可以在基于FIE8100 SoC的仿真平台-MediaCreative!在进行二次开发和验证的设计方法。  相似文献   
4.
电子产品在挑战尺寸、容量、处理速度与便利性的同时,也考验着研发人员的设计能力。过去USB接口的单向传输方式已很难适应现在便携式电子产品所需要的强大功能,市场需要的是让便携设备直接互连的双向连接方式。USBOTG的出现解决了这一问题。  相似文献   
5.
非一致Cache体系结构(NUCA)几乎已经成为未来片上大容量Cache的发展方向。本文指出同构单芯片多处理器的设计主要有多级Cache设计的数据一致性问题,核间通信问题与外部总线效率问题,我们也说明多处理器设计上的相应解决办法。最后给出单核与双核在性能、功耗的比较,以及双核处理器的布局规划图。利用双核处理器,二级Cache控制器与AXI总线控制器等IP提出一个可供设计AXI总线SoC的非一致Cache体系结构平台。  相似文献   
6.
随着大容量MP3播放器、PMP播放器、数码相机、智能手机等消费电子产品的需求持续增长,MLC的NAND闪存已经取代SLC的NAND闪存成为市场主流。而存储容量的增大所带来良率与可靠性的下降,意味着我们需要纠错能力更强大的硬件编译码器来处理可能发生的错误。针对固态硬盘需要支持多通道的NAND闪存,纠错编译码器也要有能够处理并行I/O总线的能力,本文实现了可由软件配置、最大纠错能力t为可变的1~16b的BCH纠错编译码器,在计算错误位置多项式的过程中使用了修正的欧几里德算法。  相似文献   
7.
氧气是新陈代谢的基础,血氧饱和度作为一项重要的健康指标,在临床医学以及家庭保健等方面有着广泛的应用前景。本文以TI的超低功耗的MSP430微处理器作为系统的核心,设计了一款基于数字血氧探头的脉搏血氧检测系统,并实现了基于VC的下位机与上位机的串行通信。数字信号处理方案简化了电路设计,实验结果证实本方案能够有效降低成本、减少开发板的面积,从而更好的满足市场需求。  相似文献   
8.
AES加密算法是一种的常规加密算法,其被广泛应用在商业和政府部门。本文研究了AES(Advanced Encryption Standard)算法,包括AES的具体加密、解密过程以及基于AMBA(高级微控制器总线架构)总线的硬件实现方法。本文还介绍了一种用仿真与采用Xilinx公司的Virtex-4 LX100 FPGA器件来快速验证AES算法硬件IP核的方法。  相似文献   
9.
水声技术是目前应用范围最为广泛且时间最长的水下无线通信技术。随着需求不断提高,水声通信的短板也逐渐显现出来。如传播延迟长、信号衰减大、多径效应严重、通信带宽有限等特性导致水声通信在水下通信网络设计面临巨大挑战。水下光通信具有带宽受环境影响小、可用载波频率高、传输时延小等优势。水下可见光通信技术是一种新的水下无线通信技术,是以可见光信息为载体,高速脉冲数字编码调制,通过水下信道高速传输信息的通信方法。该技术具有速度高、体积小、成本低、容量大等优点,本文提出一种系统解决方案用来研究水下环境复杂多变的传输信道,为未来稳定、可靠、高速的水下可见光通信技术以及工程化应用提供指导。  相似文献   
10.
2 FPGA测试方式介绍 FPGA测试时使用A320 SoC设计平台跟一块FPGA(Xilinx的XC4VLX160)子板。SoC设计平台集成了完成设计所需的IP。完成功能设计仿真后,用FPGA实现的逻辑模块通过AHB/APB总线连接器与A320设计平台连接,可以很方便地完成功能验证,调试等一系列动作。因为A320芯片上的IP均为硅验证,在验证设计的同时也保证了从设计到芯片的一致性,图9表示A320 SoC设计平台里面的IP资源及结构。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号