共查询到20条相似文献,搜索用时 15 毫秒
1.
2.
基于ADSP2106X的并行数字信号处理系统 总被引:4,自引:0,他引:4
多处理器并行系统是数字信号处理器的最重要发展方向之一,具有十分广阔的应用前景。文章讨论了基于ADSP2106X的四种多处理器并行处理器的实现方法,并给出了在快速付里叶变换中的应用实例。 相似文献
3.
本文就ADSP-2181的基本结构与性能做一简要介绍,然后根据我们开发的一种数据采集处理卡,介绍一下ADSP-2181在实际中的应用,最后就应用该信号处理器中所应注意的一些问题谈几点体会。 相似文献
4.
5.
6.
利用4片ADSP2l160处理器设计雷达高速并行信号处理板,整板的峰值运算能力达2400MFLOPS,板间数据吞吐量达1280MBytes/s,基于该信号处理板易于构成完整的高性能并行信号处理系统。运用高速电路设计方法设计电路,进行了信号完整性分析和仿真。 相似文献
7.
8.
基于ADSP21160的多处理器并行系统 总被引:1,自引:0,他引:1
首先介绍ADSP21160的功能及其特征,详细给出基于ADSP21160的多处理器并行系统的设计流程及外围电路。最后介绍该并行系统的应用。 相似文献
9.
10.
基于TMS320C32和AMCCS5933的高速数据采集系统 总被引:1,自引:1,他引:0
本文介绍了一种利用DSP和AMCCS5933实现高速数据的实时采集、存储和处理的方法,并根据自己的实践经验对于设计和调试过程中可能出现的问题进行了阐述和分析。 相似文献
11.
12.
13.
本文就ADSP-2181的基本结构与性能做一简要介绍,然后根据我们开发的一种数据采集处理卡,介绍一下ADSP-2181在实际中的应用,最后就应用该信号处理器中所应注意的一些问题谈几点体会. 相似文献
14.
15.
16.
研究了一种以数字信号处理器(DSP)为核心的高速多通道数据采集系统,详细讨论了该数据系统的结构与软、硬件实现,分析了计算机并口处于EPP模式下和DSP进行通讯的原理,设计了在EPP模式下采用FIFO实现高速数据传输的电路,并论述了数据采集软件开发中的若干关键技术。现场运行表明,该数据采集系统具有速度快、控制方便、可靠性高等优点。 相似文献
17.
介绍了ADSP2181的IDMA端口的工作原理和定时关系。分析了用IDMA端口作为多处理器之间通信口的方法,给出了用双片ADSP2181构成的高速信号处理系统的硬件逻辑电路和IDMA端口通信控制软件的编程例子。该系统在某无线通信设备中的实际应用表明其是一个优良的方案。 相似文献
18.
近年来已有不少公司推出高速数据采集卡(High Speed Data Acqui-sition Card),并声称可以应用在军用雷达信号分析、超声信号分析、数字广播信号分析,或是喷墨式墨盒系统测试等各个方面. 相似文献
19.
介绍了一种基于USB2.0接口的高速数据采集系统的设计.该采集系统能够将雷达接收机送来的信号进行高速的采集,然后通过USB接口,将采集到的数据送到计算机,经由上层软件对数据进行处理分析. 相似文献
20.
大容量高速数据采集系统的设计 总被引:2,自引:0,他引:2
提出了一种新颖的高速数据采集系统实现方案,以DSP作为数据采集、传输和存储的核心控制器,利用通用串行总线技术实现与计算机的通信。该采集器采用模块化的思想设计,具有较强的可扩展性,适用于多路高速信号的同步记录。 相似文献