首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 93 毫秒
1.
扩频接收机中数字匹配滤波器的FPGA实现   总被引:1,自引:0,他引:1  
扩频接收机需要完成快速复杂的信号处理,数字匹配滤波器能方便实现扩频信号的解扩处理,是扩频接收机的核心部分。利用FPGA的高速并行处理能力和全硬件实现的特点,采用VHDL与原理图相结合,完成了扩频接收机中数字匹配滤波器的软件仿真和硬件电路设计。测试结果表明,电路工作稳定可靠,提高了处理速度,减少了硬件延时。  相似文献   

2.
基于FPGA的扩频接收机中数字匹配滤波器的设计   总被引:1,自引:0,他引:1  
本文在分析匹配滤波器的工作原理及制约数字匹配滤波器性能的主要参数后,在文献[5]所给出折叠匹配滤波器的基础上设计了一种改进的折叠匹配滤波器结构,该结构具有更好的可实现性和更少的FPGA资源消耗。该设计已经应用于某型号中频数字化直接序列扩频接收机中,并取得了满意的效果。  相似文献   

3.
本文介绍了一种高动态扩频数字接收机中数字匹配滤波器的原理和其基于FPGA的实现方法。改进的数字匹配滤波器的资源消耗仅为折叠匹配滤波器的一半,本文提出的方法适用于高动态环境下扩频信号的长伪码快速捕获。  相似文献   

4.
扩频接收机中数字匹配滤波器的设计与实现   总被引:4,自引:0,他引:4  
数字匹配滤波器可以方便地实现DS扩频信号的解扩处理。文中介绍了数字匹配滤波解扩技术的基本原理,用10万门级的CPLD设计实现了一个码长127位码型可变的3bit量化直接序列扩频数字匹配滤波器。着重分析了前端处理模块、匹配滤波阵列及累加器、相关峰处理等各单元的特点,给出了实现框图,并指明了实现过程中应注意的问题。  相似文献   

5.
数字匹配滤波器的优化设计与FPGA实现   总被引:1,自引:0,他引:1  
介绍在直接序列扩频通信中应用数字匹配滤波器实现m序列同步,分析其具体结构,详细讨论了其基于FPGA(现场可编程门阵列)的性能优化.结果表明,数字匹配滤波器用FPGA实现时,能够大大减少资源占用,并提高工作效率.  相似文献   

6.
有限冲击响应(FIR)滤波器是数字通信系统中常用的基本模块。文章设计了一种流水结构的FIR滤波器,通过FPGA对其进行硬件加速控制。仿真结果验证了所设计的FIR流水结构滤波器功能的正确性。  相似文献   

7.
扩频通信接收机关键技术的FPGA实现   总被引:2,自引:0,他引:2  
扩频伪码的捕获与跟踪是扩频通信接收机的关键技术,其实现十分复杂并且需要大量的软/硬件资源。为了实现接收机的小型化、降低功耗、提高系统的性能和可靠性,提出了采用FPCA实现扩频伪码的捕获与跟踪及其他关键技术,在FPCA上集成数字下变频、载波振荡器、匹配滤波器、伪码发生器、载波跟踪环、伪码跟踪环和解扩共7个模块。详细讨论了各模块的设计方案,并对扩频伪码的捕获进行了仿真,仿真结果证明了设计方案是正确的。  相似文献   

8.
分析了FIR滤波器的结构特点和基本原理,基于Matlab用窗函数法对FIR滤波器进行设计,并在Sireulink中进行系统仿真。最后,在FPGA中实现并利用SignalTap Ⅱ逻辑分析器对设计进行测试验证,测试结果与仿真结果一致。  相似文献   

9.
数字匹配滤波器的EDA设计与实现   总被引:1,自引:0,他引:1       下载免费PDF全文
张建斌  黄娴   《电子器件》2006,29(4):1259-1262
在无线电台通带内传输直扩信号时解扩是关键技术之一。提出了一种利用数字匹配滤波器进行基带解扩的方案,论述了数字匹配滤波器解扩的基本工作原理和实现方法,给出了基于EDA软件MAX+plusⅡ设计的数字匹配滤波器芯核顶层电路,其中伪随机码为32位平衡GOLD码。对码片速率为9600chip/s的基带扩频信号解扩的仿真结果表明,该方案正确可行,并最终实现了用于基带解扩的数字匹配滤波器ASIC。  相似文献   

10.
基于FPGA的FIR滤波器的设计与实现   总被引:1,自引:0,他引:1  
张颂  田东生  王鹏 《电子测试》2007,(10):54-57
本文分析了FIR滤波器的结构特点和基本原理,基于Matlab用窗函数法对FIR滤波器进行设计并在Simulink中进行系统仿真.最后,在FPGA中实现并利用SignalTap Ⅱ逻辑分析器对设计进行测试验证,测试结果与仿真结果一致.  相似文献   

11.
基于FIR数字滤波器的原理和层次化、模块化设计思想,结合Altera公司的Cyclone II系列FPGA芯片,提出了FIR数字滤波器的实现硬件方案,给出了采用Matlab、QuartusⅡ设计及实现32阶低通FIR滤波器的方法步骤,仿真及实际测试结果验证了设计方案的正确性,与传统的数字滤波器相比,本文设计的FIR数字滤波器具有更好的实时性、灵活性和实用性。  相似文献   

12.
介绍了匹配滤波器原理,分析了匹配滤波并行处理的算法,提出了一种适合高速处理的并行数字匹配滤波器的设计方法。使用Matlab软件进行了仿真,根据仿真结果证明了此设计方法可行。给出了利用可编程门阵列(Field-Programmable Gate Array,FPGA)实现16阶高速并行数字匹配滤波器的方案,指出了实现的要点。在系统中进行了性能测试,结果表明,采用该并行处理算法实现的数字匹配滤波器适合高速信号处理。  相似文献   

13.
针对在FPGA中实现国标地面数字电视接收机的需要,介绍了PN数字匹配滤波器的传统实现方式及其转置结构,针对其资源利用的不足提出并实现了一种基于片内RAM的设计方案,有效地降低了PN相关模块的资源占用率.  相似文献   

14.
基于Matlab和FPGA的CIC滤波器的设计   总被引:1,自引:0,他引:1  
刘彬彬  林伟 《电子器件》2010,33(2):231-234
基于多速率信号处理原理,设计了用于下变频的CIC抽取滤波器,由于CIC滤波器结构只用到加法器和延迟器,没有乘法器,很适合用FPGA来实现,所以本文分析了CIC滤波器的原理,性能及影响参数,借助MATLAB的FDATool工具箱设计符合系统要求CIC滤波器,并利用Simulink结合具体的结构建模仿真,验证CIC滤波器性能是否达到要求,最后在FPGA上实现这个结构的CIC滤波器设计,并进行了模拟仿真,综合验证。  相似文献   

15.
简要介绍了图像边缘检测的基本概念,针对其硬件实现的基本模型进行探讨;分析其关键算术单元,采用了多种优化措施并引入了流水线的设计方法以满足高速应用的要求;提出了3种不同的FIR滤波器实现结构;最终完成FPGA和ASIC设计,对不同结构的实现数据进行比较并给出了结论,实现结果表明该设计可以满足高速系统应用场合。  相似文献   

16.
该文在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了流水线技术和并行处理技术来提高滤波器的速度。在此基础上提出了基于快速FIR算法的结构,降低了并行的Farrow结构的复杂度。对该算法结构进行了仿真,并在FPGA上实现。分析结果表明,改进后的结构有更快的运行速度和更低的功耗。  相似文献   

17.
基于FPGA的FIR滤波器的设计与实现   总被引:1,自引:0,他引:1  
黄亮  张友纯 《现代电子技术》2006,29(10):20-21,25
提出了一种采用Matlab的窗函数设计,使用现场可编程门阵列(FPGA)实现严格线性相位的16阶低通FIR数字滤波器的方案,并通过QUARTUS II 4.2和Matlab两种软件对设计方案进行联合仿真,验证了设计的正确性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号