首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
低压中和化CMOS差分低噪声放大器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
宋睿丰  廖怀林  黄如  王阳元   《电子器件》2007,30(2):465-468
以设计低电压LNA电路为目的,提出了一种采用关态MOSFET中和共源放大器输入级栅漏寄生电容Cgd的CMOS差分低噪声放大器结构.基于该技术,采用0.35μmCMOS工艺设计了一种工作在5.8GHz的低噪声放大器.结果表明,在考虑了各种寄生效应的情况下,该低噪声放大器可以在0.75V的电源电压下工作,其功耗仅为2.45mW.在5.8GHz工作频率下:该放大器的噪声系数为2.9dB,正向增益S21为5.8dB,反向隔离度S12为-30dB,S11为-13.5dB.  相似文献   

2.
0.18μm CMOS 3.1-10.6GHz超宽带低噪声放大器设计   总被引:8,自引:0,他引:8  
介绍了一种基于0.18μm CMOS工艺、适用于超宽带无线通信系统接收前端的低噪声放大器.在3.1~10.6GHz的频带范围内对它仿真获得如下结果:最高增益12dB;增益波动小于2dB;输入端口反射系数S11小于-10dB;输出端口反射系数S22小于-15dB;噪声系数NF小于4.6dB.采用1.5V电源供电,功耗为10.5mW.与近期公开发表的超宽带低噪声放大器仿真结果相比较,本电路结构具有工作带宽大、功耗低、输入匹配电路简单的优点.  相似文献   

3.
提出了一种多频带低噪声放大器的设计方法,可用于集成多个频段于一部终端的通讯设备.它不同于以往的电路结构,而是由共栅极作为输入,与一个共源极MOS管构成两级放大器,并通过使用2 bit的控制信号控制电路中的MOS开关,以调节电路工作在900 MHz、1.7 GHz和2.4 GHz等三个不同的频带.电路使用先进的90nm工艺库进行仿真,结果显示各频带的增益均大于16 dB,噪声系数小于1.7 dB,三阶交调点IIP_3和1 dB增益压缩点分别大于-2.5 dBm和-15.5 dBm,电路同时具备了扩展并包含更多频带的能力.  相似文献   

4.
超宽带技术是一种无载波通信技术,利用纳秒至微微秒级的非正弦波窄脉冲传输数据,相对于窄带技术,使用超宽带技术进行无线传输具有很多优势.文章介绍了一种基于0.18 μmCMOS工艺、适用于超宽带无线通信系统接收前端的低噪声放大器.结合计算机辅助设计,可以看出经过优化后其S11和S22在3.1GHz~10.6GHz范围内都小于-10dB,而正向增益S21根据-3dB带宽计算可得其符合要求的频率范围达到2.4GHz~10.4GHz,噪声系数NF在2.8GHz左右达到最低值1dB,平均在2.5dB,可以认为是比较低的.整体而言电路符合UWB技术所运用范围.  相似文献   

5.
杨虹  余运涛 《电子质量》2011,(1):37-39,46
使用TSMC0.18μm RF CMOS工艺,设计一个低电压折叠式共源共栅结构低噪声放大器(LNA).利用性能系数FoM(Figure of Merit)衡量其整体性能,并通过仿真找到使FoM最大的偏置电压.使用Cadence SpectreRF仿真表明,在0.9V电源下,2.4GHz处的反射系数良好.噪声系数NF仅为...  相似文献   

6.
超宽带技术是一种无载波通信技术,利用纳秒至微微秒级的非正弦波窄脉冲传输数据,相对于窄带技术,使用超宽带技术进行无线传输具有很多优势.文章介绍了一种基于0.18 μmCMOS工艺、适用于超宽带无线通信系统接收前端的低噪声放大器.结合计算机辅助设计,可以看出经过优化后其S11和S22在3.1GHz~10.6GHz范围内都小...  相似文献   

7.
随着无线通信技术朝着多标准、宽频带的方向发展,为了满足无线通讯设备能够满足宽频带工作的要求,射频前端设计变得越来越困难。其中,作为无线射频接收机第一级的低噪声放大器关系到射频信号放大能力,特别是对整个系统的噪声和灵敏度有着决定性作用。因此,本文以0.8~2.5GHz超宽带LNA为例,分析了电路设计时会遇到的难点,并介绍了巴特沃斯匹配法、RC负反馈法和LC谐振法等内容。最后,通过采用ADS软件和TSMC 0.18um RF CMOS工艺库完成了电路的仿真,结果表明超宽带LNA完全满足设计要求。  相似文献   

8.
本文应用Cadence Virtuoso软件平台设计了一个电阻并联交流反馈式共源共栅超宽带低噪声放大器,并采用中芯国际0.13μm CMOS工艺实现了样片。测试结果给出,在供电电压为1.5V,功耗为22.5mW的情况下,芯片最大增益为13.6dB,最小噪声系数为3.6dB,带内噪声系数小于6dB,输入三阶互调截点(IIP3)为-3dBm。测试结果与仿真结果非常接近。  相似文献   

9.
由于超宽带技术能够在短距离内传输几百兆的数据,帮助人们摆脱对导线的依赖,因此使得大带宽数据的无线传输从几乎不可能变为现实。尽管目前超宽带技术的标准还没有统一,但是低噪声放大器终归是其接收机中一个不可或缺的重要模块。文章介绍了一种基于0.18μmCMOS工艺、适用于超宽带无线通信系统接收前端的低噪声放大器。结合计算机辅助设计,该超宽带低噪声放大器输入、输出均实现良好的阻抗匹配,在3GHz~10GHz的频带范围内实现了增益G=29±1dB,噪声系数小于4dB。在1.8V工作电压下放大器的直流功耗约为35mW。  相似文献   

10.
基于Jazz 0.35 μm SiGe工艺,设计了一款能够在1.8 GHz和2.4 GHz不同频段带独立工作的低噪声放大器.放大器使用噪声性能优良的SiGe HBT,采用Cascode结构减少米勒效应的影响.输入电路采用由两次连续的频率变换和电路转换得到的双频滤波电路,输出端用射随器实现50Ω阻抗匹配.结果表明,该低噪...  相似文献   

11.
康成斌  杜占坤  阎跃鹏 《半导体技术》2010,35(10):1003-1006
给出了一种采用Γ型输入匹配网络的源简并共源低噪声放大器电路结构,分析了在低功耗情况下,高频寄生效应对低噪声放大器(LNA)输入阻抗及噪声特性的影响,并采用此结构设计了一款工作于L渡段的低功耗低噪声放大器.采用CMOS 0.18μm工艺,设计了完整的ESD保护电路,并进行了QFN封装.测试结果表明.在1.57 GHz工作频率下,该低噪声放大器的输入回波损耗小于-30 dB,输出回波损耗小于-14 dB,增益为15.5 dB,噪声系数(NF)为2.4 dB,输入三阶交调点(IIP3)约为-8 dBm.当工作电压为1.5 V时,功耗仅为0.9 mW.  相似文献   

12.
CMOS 射频低噪声放大器的设计   总被引:2,自引:0,他引:2       下载免费PDF全文
王磊  余宁梅   《电子器件》2005,28(3):489-493
讨论了CMOS射频低噪声放大器的相关设计问题,对影响其增益、噪声系数、线性度等性能指标的因素进行了分析,并综述了几种提高其综合性能指标的方法。在此基础上,采用SMIC0.25μm CMOS工艺库,给出了3.8GHz CMOSLNA的设计方案。HSPICE仿真结果表明:电路的功率增益为13.48dB,输入、输出匹配良好,噪声系数为2.9dB,功耗为46.41mw。  相似文献   

13.
结合一个2.4 GHz CMOS低噪声放大器(LNA)电路,介绍如何利用Cadence软件系列中的IC 5.1.41完成CMOS低噪声放大器设计.首先给出CMOS低噪声放大器设计的电路参数计算方法,然后结合计算结果,利用Cadence软件进行电路的原理图仿真,并完成了电路版图设计以及后仿真.仿真结果表明,电路的输入/输出均得到较好的匹配.由于寄生参数,使得电路的噪声性能有约3 dB的降低.对利用Cadence软件完成CMOS射频集成电路设计,特别是低噪声放大器设计有较好的参考价值.  相似文献   

14.
傅开红 《电子器件》2010,33(2):178-181
设计了一种应用于超宽带系统中的可变增益宽带低噪声放大器。电路中采用了二阶巴特沃斯滤波器作为输入和输出匹配电路;采用了两级共源共栅结构实现电路的放大,并通过控制第二级的电流,实现了在宽频带范围内增益连续可调;采用了多栅管(MGTR),提高了电路的线性度;设计基于SMIC 0.18μm CMOS工艺。仿真结果显示,在频带3~5 GHz的范围内最高增益17 dB,增益波动小于1.8 dB,输入和输出端口反射系数分别小于-10 dB和-14 dB,噪声系数nf小于3.5 dB,当控制电压Vctrl=1.4 V时,IIP3约为2 dBm,电路功耗为16 mW。  相似文献   

15.
马强  张杰  柯导明 《电子技术》2009,36(12):21-22,16
基于TSMC 0.18μm CMOS工艺,采用折叠式共源共栅式结构,设计了工作于1.5GHz,电源电压为1.5V的低噪声放大器。采用此结构可以显著增大截止频率,从而可以改善噪声系数。本文主要从结构出发,均衡了噪声系数,阻抗匹配,增益以及线性度,并在ADS仿真平台上进行了优化与仿真模拟,在中心频率处,噪声系数为0.617dB,增益S21为31.713dB,输入反射系数S11为-21.548dB,1dB压缩点为-11dBm。其仿真结果与设计指标基本一致。  相似文献   

16.
本文采用0.25μm CMOS工艺,设计和研制了800MHz频段低噪声放大器.放大器采用共源共栅结构,芯片内部埋置了螺旋电感.放大器的增益为16.4dB、噪声系数小于1.3dB、工作电压2.5V时,功耗为35mW.测试结果达到了设计指标,一致性良好.  相似文献   

17.
基于短沟道MOS器件的过量因子随沟道长度降低缓慢增加的特征,研究了短沟道下共栅结构宽带低噪声放大器的噪声性能,并在0.18μm CMOS工艺下设计实现了共栅结构的宽带低噪声放大器.流片测试结果表明,在1.8 V电源电压、4.1 mA工作电流下,该系统获得6.1 dB的最小噪声系数;综合性能与长沟道下相近,符合理论分析和设计要求.  相似文献   

18.
一种CMOS超宽带LNA的优化设计方法   总被引:2,自引:0,他引:2       下载免费PDF全文
刘萌萌  张盛  王硕  张建良  周润德 《电子学报》2009,37(5):1082-1086
 为实现性能更优的超宽带(UWB)射频前端低噪声放大器(LNA),本文提出了一种通用的基于CMOS工艺的超宽带LNA优化设计方法.基于源端电感负反馈的LNA电路模型,本文提出利用最优化的数学方法分别确定晶体管尺寸、输入匹配网络和负载网络各元件参数的方法,实现了较好的输入阻抗匹配,达到了较高的增益、较好的增益平坦度以及优秀的噪声系数,并具有较低的功耗;本设计方法所用无源元件不但适宜CMOS集成,而且对工艺偏差具有一定的忍耐力.仿真结果说明用上述方法设计的超宽带LNA在工作频带内能够达到预期的各项性能要求.  相似文献   

19.
陈亮  李智群 《半导体学报》2012,33(10):105009-7
本文阐述了一款用于无线传感器网络可工作在0.5V电压下的低噪声放大器芯片的设计和优化方法。该芯片采用0.13 um CMOS工艺实现。本文中对其电路进行了详细分析,并提出了一种新的优化设计方法。该芯片的测试结果显示,此款低噪声放大器的功率增益为14.13dB,噪声系数最低为1.96dB,直流功耗3mW,输入1dB压缩点为-19.9dBm。S11和S22均在-10dB以下。测试结果显示此款低噪放完全适用于低电压低功耗应用。  相似文献   

20.
A 12-bit video speed pipelined switched capacitor analog-to-digitalconverter (ADC) has been implemented in a 0.5 µmstandard CMOS process. It operates from a single 2.6–;3.3Vsupply, dissipates 23mA (independent of supply voltage) at 20MSPS and occupies only 1.1mm 2. A 61dB SINAD (fin = 4.5 MHz) and an effective resolution bandwidthof 9 MHz is achieved.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号