首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
一种S波段数字锁相频率合成器已研制成功,由于采用了一些技术措施,因而保证了工程方案简捷的同时,实现了较低的输出相位噪声和较快的频率转换速度,技术指标较高。本文对合成器的基本原理予以描述,并就关键技术进行分析,最后给出该合成器所实现的主要技术指标。  相似文献   

2.
介绍了一种利用AT89S52单片机控制数字锁相环LMX2316的低相位噪声频率合成器,分析了环路的带内相位噪声以及环路的锁定时间与环路带宽的关系,讨论了环路滤波器的设计,最后得到了与分析相符合的结果。  相似文献   

3.
本文介绍了一种慢速跳频电台锁相式频率合成器所使用的频率粗调方案,描述了其工作原理、部件电路以及工作过程,并与其它方案作了简单比较。  相似文献   

4.
一种锁相式频率合成器的设计   总被引:5,自引:3,他引:5  
万天才 《微电子学》1999,29(3):208-210
介绍了一种锁相式频率合成器的总体设计和电路结构设计,并进行了实验制作。设计的电路工作频率在100MHz以上,可广泛应用于雷达,航空,航天,通讯,导航,锁相环路等领域。  相似文献   

5.
基于数字锁相的雷达频率合成器的研究   总被引:1,自引:0,他引:1  
方立军  马骏 《现代电子》2001,(3):21-25,29
在分析常规移频反馈数字锁相频率合成器相位噪声的基础上,提出了高频标置于环外、双反馈及倍相反馈等低相噪数字锁相频率合成技术,进行了比较详细的理论分析和讨论,给出了研究结果。  相似文献   

6.
胡蓓  王韬 《现代导航》2023,14(6):451-454
介绍了一种小体积频率合成器的设计,该频率合成器通过直接数字频率合成器(DDS)产生线性调频信号,通过锁相环产生固定二本振信号,通过锁相环(PLL)与2 倍频器产生一本振信号,通过变频部分完成二次混频产生射频激励信号。同时采用现场可编程门阵列(FPGA)完成DDS 控制以及与系统通讯,电源控制部分产生各种电源。  相似文献   

7.
8.
一种C波段低相噪锁相频率合成器   总被引:2,自引:0,他引:2  
在较详细分析常规移频数字锁相频率合成器的基础上,提出了一种C波段低相噪频率合成方法,并进行了分析、讨论,最后给出了研制结果。  相似文献   

9.
基于数字锁相的雷达频率合成器的研究   总被引:1,自引:0,他引:1  
在分析常规移频反馈数字锁相频率合成器相位噪声的基础上,提出了高频标置于环外、双反馈及倍相反馈等低相噪数字锁相频率合成技术,进行了比较详细的理论分析和讨论,给出了研究结果。  相似文献   

10.
S波段DDS频率合成器   总被引:2,自引:0,他引:2  
介绍了 DDS的基本原理及其在频率合成器中的应用 ,分析了各种合成方式的特点 ,并给出了 DDS频率源的实例和所达到的性能指标  相似文献   

11.
梁刚  闫源江  李亚红 《电子科技》2009,22(10):14-17
频率合成器是应用于无线电接收设备中的工作单元,文中介绍了几种频率合成器的原理和工作方式,并对锁相环频率合成法、直接数字频率合成法进行了详细的理论推导,其详实的理论推导公式对频率合成器的设计具有一定的参考价值.  相似文献   

12.
L 波段多频点频率合成器的设计与实现   总被引:1,自引:0,他引:1  
本文介绍了一种L 波段多频点频率合成器的设计方案。首先介绍了本设计方案的电路结构及仿真结果,然后给出了实物图及实测结果。测试结果表明本产品可以满足用户使用的要求。  相似文献   

13.
S频段锁相频率合成器的设计   总被引:1,自引:0,他引:1  
蒋涛  唐宗熙  张彪 《电讯技术》2008,48(8):60-62
介绍了小数式锁相频率合成器的设计方法及相关理论,分析了影响锁相环相位噪声的主要因素并设计了环路滤波器和Wilkinson功率分配器。由实验结果可知,小数式锁相频率合成器具有很好的相位噪声和较高的频率分辨率。  相似文献   

14.
李兵  蒋创新  刘岳穗  肖燕  戴梅生  杨勋 《压电与声光》2003,25(5):353-354,362
通过比较几种频率合成器的制作方法,提出了采用直接频率合成与锁相器频率合成相结合的方法研制出的x波段频率合成器,它具有杂散抑制高达-75dB、输出频带宽至600MHz的特点。相位噪声为-95dBc/Hz @1 kHz,且具有电功耗更低,体积更小,质量更轻等优点。  相似文献   

15.
16.
介绍一种C频段频率合成器的设计与实现。通过采用多锁相环路合成方式,实现了小步进、低杂散、低相噪频率输出,并且分析了与其它频率合成器设计方法的不同,指出各自的优缺点。给出了实现的技术指标。  相似文献   

17.
一种快速跳频锁相频率合成器   总被引:1,自引:0,他引:1  
本文提出一种小数分频自适应锁相频率合成方案,以提高鉴相频率和自适应改善环路自然角频率ω_n两方面去提高频率转换速度.并针对小数分频中模拟相位内插补偿时D/A变换的问题,采用数码-脉宽-电荷变换法进行电荷补偿.最后分析了环路的性能,证明该系统是能胜任跳频频率合成任务的.  相似文献   

18.
李强  徐重阳 《微电子学》1998,28(5):354-357
讨论了锁相式频率合成器的基本原理,设计了一种通用可编程锁相式频率合成器,介绍了其编程置型格式,提出了一种可提高程控分频器工作频率的电路设计方法,并给出了其模拟波形。该电路的最高合成频率为100MHz最小频率间隔为100Hz,在工程上具有广泛的应用前景。  相似文献   

19.
在较详细分析常规移频数字锁相频率合成器的基础上,提出了一种C波段低相噪频率合成方法,并进行了分析、讨论,最后给出了研制结果。  相似文献   

20.
介绍了一种通信集成数字锁相环电路设计的可程控宽变频的低频数字锁相环频率合成器。它具有电路简单、成本低、可程控和频率输出可灵活配置等特点,可作为一般智能化仪器的低频信号源。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号