首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
本文设计了一款小面积低功耗实时时钟RTC。通过使用Link-joint异步自时钟电路结构和设计方法,有效降低了实时时钟RTC的电路面积和计时过程中的动态功耗。在异步设计平台和同步设计平台相结合的设计流程中,采用SMIC55nm工艺库,在32.768kHz频率的时钟输入下,优化后的实时时钟RTC的面积比同步实时时钟RTC降低了43.5%,计时过程的总功耗降低了85.08%。  相似文献   

2.
DS12887实时时钟芯片及其应用   总被引:3,自引:0,他引:3  
陈勇 《电子世界》1998,(2):39-40
<正> DS12887实时时钟芯片是DALLAS半导体公司的新产品,采用24引脚双排直列封装,内包含有一个锂电池、石英晶振和写保护电路,是一个完整的子系统。它的功能包括非易失时钟、警报器、百年历、可编程中断、方波发生器和114字节非易失静态RAM。在断电情况下,运行十年以上不丢失数据,这是它与众不同的特点。 1.D812887的引脚功能 DS12887的引脚排列如图1所示。图2示出其内部功能框图。Vcc是+5V电源,当Vcc低于4.25V时,读写被禁止; 表1  相似文献   

3.
针对当今电子设备高精度、低成本和低功耗的需求不断提高,介绍了实时时钟芯片的系统架构,提出了实时时钟芯片的关键技术及其实现方法,该芯片采用了动态温度跟踪方案和软硬件结合、模拟数字混合的补偿方案,在传统的实现架构基础上,集成了微小偏差补偿模块、老化偏移量寄存器、小步长可调节电容阵列和自动调测功能等关键模块。该芯片采用0.18μm CMOS的EEPROM工艺设计,通过仿真验证和实际测试,芯片达到了高于100 ns的微调精度,实现±2 ppm高精度守时,具有守时模式小于3μA的低功耗指标。  相似文献   

4.
众所周知,当嵌入式系统进入IDLE状态,CPU可以进入到低功耗模式,系统功耗会降低。但在一般的嵌入式系统中,当系统进入IDLE状态后,即使没有其他设备中断,实时时钟中断也会不断唤醒CPU,这样就会大大增加系统的功耗。本文通过对实时时钟系统的修改,延长了实时时钟中断间隔,使CPU长时间处于低功耗模式,从而大大降低了系统功耗。  相似文献   

5.
功耗和性能是芯片设计中两项重要的指标,为了满足低功耗的芯片设计要求,IC设计者在芯片设计采用各种低功耗技术。本文提出一种基于寄存器状态的时钟网络的构造方法,它以时钟树中网络节点的节点差异为参数建模,与常规方法相比,此算法可以有效降低门控信号的翻转次数,大幅降低时钟网络的功耗。  相似文献   

6.
介绍美国DALLAS公司推出的具有涓细电流充电能力的低功耗实时时钟电路DS1302的结构、工作原理及其在实时显示时间中的应用。它可以对年、月、日、周日、时、分、秒进行计时,且具有闰年补偿等多种功能。给出DS1302在读写中的C51程序及流程图,以及在调试过程中的注意事项。  相似文献   

7.
8.
给出了RTC8583实用路和接程序.  相似文献   

9.
随着数字集成电路(IC)设计的规模不断增加,降低功耗变得愈加重要。通过对门控时钟技术实现方法的分析,介绍了门控时钟技术降低功耗的有效性。通过应用实例,对逻辑设计门控和存储器门控的具体实现方法进行了详细分析,证明了门控时钟技术能够在不增加物理设计复杂度的前提下,有效降低功耗。同时门控时钟技术还可以改善时序和芯片面积,对现有设计流程不会造成任何影响。  相似文献   

10.
11.
实时时钟 (RTC)作为系统同步或时间标志已被广泛应用于各种电子产品 ,利用DallasSemicon ductor提供的多种类型的RTC芯片 ,用户在设计中可方便地针对具体应用来选择相应的芯片。文中讨论了一些与实时时钟晶振选择以及电路设计相关的问题。  相似文献   

12.
实时时钟DS12887及其在单片机系统中的应用   总被引:1,自引:0,他引:1  
DS12887是DALAS半导体公司的实时时钟芯片,功能包括非易失性时钟、警报器、百年历、可编程中断、方波发生器和114字节的非易失RAM,尤其是其自带的断电保护功能使其在众多的时钟芯片中独树一帜。本文介绍了DS12887的功能、特点及其编程结构,给出了与8051的接口电路及用8051汇编语言编写的驱动程序。  相似文献   

13.
串行接口实时时钟芯片HT1380及其应用   总被引:1,自引:0,他引:1  
HT1380是HOLTEK公司研制的一种能够提供年、月、日、时、分、秒等时间信息,并可自动修正每月天数及闰年信息的串行实时计时器芯片。本文系统全面地介绍它的功能特点、内部结构、封装形式、引脚功能、电气参数、工作时序以及应用电路等。  相似文献   

14.
IDT公司推出专门用于超便携PC(ultra—mobilePC,UMPC)的超低功耗时钟器件系列。这些超低功耗时钟器件最低只需1.5V电压,而标准的时钟器件需要3.3V,这将延长UMPC的电池寿命。  相似文献   

15.
介绍一种C51对DS1302时钟电路的编程方法。给出用C51编写的读取、设定RAM和时间数据通用的源程序,用户只需根据中所述的硬件接口初始化函数进行简单修改,即可方便地调用。  相似文献   

16.
本文介绍了DS12887实时时钟芯片的硬件结构、工作原理及其与单片机的接口技术技术,阐述了单片机对其控制的原理以及软件设计。  相似文献   

17.
本文基于GSMC 0.18nm工艺提出一种通过合理改变时钟树SPEC文件中三个重要参数:Buffer、Excluded Pin及Leaf Pin Group的方法,在时序收敛的前提下,综合得到功耗低、面积小的时钟树。实验结果表明,这三种参数的合理利用,相比于传统时钟树综合方法,功耗和面积分别优化了14.4%和2.4%。  相似文献   

18.
一种基于门控时钟的低功耗电路实现方案   总被引:1,自引:0,他引:1       下载免费PDF全文
谢晓娟  蒋见花 《电子器件》2010,33(2):154-157
研究了门控时钟技术在130 nm工艺、基于高阈值标准单元库下的低功耗物理实现方法。详细阐述了多级门控时钟技术的作用机制和参数的设置方法,给出了基于门控时钟的后端实现流程,着重分析了插入门控时钟对时钟偏移的影响并提出解决方案。在中芯国际130 nm工艺下用synopsys公司的DC,IC Compiler,PT,VCS等工具完成物理实现。在10 M时钟下,总功耗降低22.6%,面积也有所减小。  相似文献   

19.
徐壮  俞慧月  张辉  林霞 《半导体技术》2011,36(12):953-956
基于整数分频锁相环结构实现的时钟发生器,该时钟发生器采用低功耗、低抖动技术,在SMIC 65 nm CMOS工艺上实现。电路使用1.2 V单一电源电压,并在片上集成了环路滤波器。其中,振荡器为电流控制、全差分结构的五级环形振荡器。该信号发生器可以产生的时钟频率范围为12.5~800MHz,工作在800 MHz时所需的功耗为1.54 mW,输出时钟的周期抖动为:pk-pk=75 ps,rms=8.6 ps;Cycle-to-Cycle抖动为:pk-pk=132 ps,rms=14.1 ps。电路的面积为84μm2。  相似文献   

20.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号