首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到14条相似文献,搜索用时 62 毫秒
1.
AMBA片上总线在SoC芯片设计中的应用   总被引:4,自引:0,他引:4  
本文介绍了AMBA2.0总线规范,AMBA在SoC芯片设计中的应用,以及如何借助DesignWare搭建一个基于AMBA的SoC芯片。  相似文献   

2.
介绍了一种高性能W ISHBONE/AMBA(先进的微处理机总线体系结构)AHB(AMBA高性能总线)总线桥的前端设计方法。通过对两种总线协议的分析得到设计方案,并使用硬件描述语言实现。仿真结果符合设计要求,在SM IC 0.18μm工艺下对电路进行综合,给出了综合后的面积和功耗结果。64位宽的总线桥占用芯片面积不足0.09 mm2,工作频率可以达到750 MHz以上。  相似文献   

3.
设计了一种兼容AMBA2.0AHB总线的实时高效存储管理IP——静态存储管理IP.与虚拟存储管理技术相比,IP可以为实时系统芯片的高实时性提供良好的保障,它完成一次存储器访问最多需要2个时钟延时,最少可以达到0延时传输.同时它具有结构简单、可支持8个64M的静态存储器、可编程控制以及进行不同数据宽度的Burst传输等特点.设计采用结构完全并行、时序完全同步的状态机设计思想,采用SIMC.18工艺进行流片,系统芯片整体面积为5mm×3.5mm,测试结果与设计目标基本一致.  相似文献   

4.
基于AMBA总线的DMA控制器IP核设计   总被引:1,自引:0,他引:1  
本文介绍了一种基于AMBA快速总线--AHB总线的32位DMA控制器的设计,该设计与ARM公司的PrimCell(R)相比,有更小的面积,更优的性能,可以用于作为各种芯片内DMA控制器的参考设计.  相似文献   

5.
基于AMBA总线的DDR2 SDRAM控制器研究与实现   总被引:5,自引:2,他引:5  
随着大规模集成电路和高速、低功耗、高密度存贮技术的发展,DDR存贮器业已成为PC内存的主流技术.作为第二代DDR存贮器DDR2预取位数是普通DDR的两倍.因此DDR2 SDRAM将取代DDR SDRAM的主流地位.本文对DDR2存贮技术进行了探讨,并讨论了DDR2 SDRAM和DDR SDRAM的区别以及设计时应注意的问题,设计了一个基于AMBA总线的DDR2 SDRAM控制器并提出了一种数据顺序预读取机制,使得DDR2 SDRAM的访问效率大大提高.  相似文献   

6.
王洋  刘卫东  于岗 《电子设计工程》2011,19(20):166-168
介绍了基于AMBA APB总线NandFlash控制器的设计,首先简单介绍了NandFlash的一些特点,然后详细介绍了NandFlash控制器的整体框架、具体功能及其内部的数据通路。该控制器通过ModelSim进行了仿真及FPGA板级验证,验证结果表明能够满足NandFlash时序要求。  相似文献   

7.
Wishbone总线与AMBA总线的比较   总被引:1,自引:0,他引:1  
本文首先介绍片上系统(SoC)的基本概念及其特点,然后介绍OpenCores的Wishbone总线标准,以及ARM的AMBA总线标准,最后对两者在特性、功能、适用范围和维护等方面进行比较,并重点讨论AMBA总线的优点,为大家在IP核开发中总线选择提供一些参考。  相似文献   

8.
AMBA总线是SoC设计中普遍采用的总线架构,它对许多具体的设计项目往往显得过于庞大,结合3G SIM卡SoC芯片的设计,研究了AMBA总线架构的若干精简策略,提出了一些对总线进行裁剪的参考方法,经过AHB VIP验证环境表明结果可行.该方法对基于AMBA架构的SoC芯片设计有着一定的参考意义.  相似文献   

9.
龙国强  阳晔 《电声技术》2007,31(10):37-41
介绍了当今常用的两种数字音频接口协议I2S及S/PDIF,并分析了这两种接口的实现技术。在此基础上,提出了一种基于AMBA总线的,同时支持这两种协议的数字音频接口IP核设计方案,并利用Xilinx FPGA实现了这部分硬件电路,仿真结果验证了该方法的可行性。  相似文献   

10.
基于AMBA2.0总线,设计并实现了一种使用3DES加密算法的IP核。该设计通过了行为级功能仿真和综合后的时序仿真,成功运用于一款32位浮点DSP芯片中,并且用TSMC 65 nm CMOS工艺实现。目前该IP核已经投入使用,在500 MHz的工作频率下,3DES加/解密速率达到615 Mbps,可以满足大部份系统数据处理的需求。  相似文献   

11.
武付香 《现代电子技术》2007,30(16):155-156
设计了基于AMBA总线的UART IP核,给出IP核模块结构及作用,分析APB从模块接口时序以及与外部设备通信的过程,结合波形图阐述发射和接收的基本原理,利用Verilog硬件描述语言完成了RTL代码设计与验证,并给出了主要模块ModelSim仿真的波形图。  相似文献   

12.
片上双系统总线设计及其应用   总被引:1,自引:1,他引:0  
本文设计了基于AMBA总线结构的双系统总线结构,其最大特点是APB系统能够独立于高速数据传输的AHB系统。实现对AHB系统的控制和对APB低速外设的操作,大大提高了系统的性能和灵活性。文中详细介绍了此设计的实现。并给出了双系统总线结构在苏州国芯科技的C*SOC-A项目的应用实例。  相似文献   

13.
设计了一款带有通用AHB总线从机接口的DES IP核,能在500MHz频率的总线下很好地工作,DES模式下加、解密转换速率可达到1.6Gb/s,3DES模式下加、解密转换速率可达到615Mb/s.用VCS软件仿真并用DC软件综合后结果均符合设计要求.  相似文献   

14.
AMBA总线及其应用   总被引:1,自引:0,他引:1  
介绍了AMBA总线,并且使用ModelSim仿真软件对一个应用AMAB总线的设计进行了仿真,验证了设计与AMBA总线的兼容性.AMBA总线可以提供一个具有多个主单元,支持宽带宽高性能的系统.今后,AMBA总线必将在越来越多的SoC设计中得到应用.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号