共查询到19条相似文献,搜索用时 46 毫秒
1.
2.
软硬件协同设计是一种正在发展中的设计方法。本文首先分析了它在SOC设计中的必要性,其次给出了软硬件协同设计的基本流程,并探讨了其优点和现存的技术难点。最后给出了设计及验证实例。 相似文献
3.
本文简单描述了SOC芯片测试技术的复杂性,模数转换器(ADC)是SOC芯片中的重要模块,随着器件时钟频率的不断提高,高效、准确地测试ADC的动态参数和静态参数是当今SOC芯片中的ADC测试研究重点。本文重点介绍了一款SOC芯片中高速ADC测试的方法。 相似文献
4.
本刊1995年第9期“革新与应用”栏目发表的《一种新型电焊机节电控制器》一文介绍了一种新型电焊机节电控制器的原理和节电效果。文章发表后,我们陆续收到大量读者来信,要求介绍有关这种节电控制器制作、安装、调试方面的详细资料。为此,我们又请张儒斌先生撰写了《一种新型电焊机节电控制器的制作与调试》这篇文章,以飨读者。 相似文献
5.
6.
为解决基于NoC的多核SoC调试问题,提出一个片上硬件调试构架.详细分析了该构架的重要组成部分,调试代理及调试探测器.通过仿真验证了片上调试构架的功能,并针对逻辑综合的结果讨论了实现该调试构架的面积开销. 相似文献
7.
8.
基于IP的系统芯片(SOC)设计 总被引:1,自引:0,他引:1
随着集成电路设计与工艺技术水平的提高,出现了系统芯片(SOC)的概念。本文介绍了基于IP的SOC设计方式的设计流程,指出了其与传统IC设计方法的不同。讨论了支持SOC设计的几种关键技术,并对SOC的技术优势及发展趋势作了全面阐述。 相似文献
9.
10.
提出了流量管理中基于事件的事务级建模方法,包括通信接口函数封装,流水线和调度结构建模方法.同时实现了通用的事件延时队列,方便对延时和吞吐率控制.以流量管理中包调度为例,对非基于事件和基于事件两种事务级模型的仿真性能进行比较.基于事件的事务级建模大大提高了仿真速度,缩短了产品开发周期. 相似文献
11.
提出一种满足电子控制器高可靠要求的片上调试结构。通过复用JTAG接口,可以消除冗余引脚带来的成本和体积开销,同时基于TAP控制器而设计的自定义指令,使得JTAG链路实现结构测试和功能调试的融合;针对调试命令与总线访问的协议转换需求,设计一种低开销与高效率的串并转换单元,配合外围的调试软件和协议转换器,实现全局地址空间的调试访问。实验结果表明,设计的调试结构使得调试时间平均缩短79.8%,面积开销下降16.73%,同时显著提高了调试链路的可靠性。 相似文献
12.
13.
简要说明了什么是光通道保护(OCP)及为什么要采用OCP技术,并通过现网实现OCP保护的实例说明了OCP保护对传统WDM系统上大颗粒(如2.5G、10G)客户电路的保护效果。 相似文献
14.
Matthias Knoth 《电子产品世界》2008,(8)
随着处理性能的提升超出了单核系统的频率和功率范围,导致了多核集群的出现.MIPS科技的MIPS32 1004K一致处理系统(CPS)采用开放内核协议(OCP)点对点连接,可在整个集群中建立基于侦听的一致性.本文详细介绍这种通信模型的原理. 相似文献
15.
16.
SCA中使用CORBA作为分布式处理环境的消息传递技术.以提供软件的可移植性.可重用性和可扩展性。但是.DSP,FPGA等专用硬件处理器(SPecialized Hardware Processors.SHP)要实现对CORBA的支持是很困难的。CP289的目标是标准化组件与其外部环境的通信.它提供了使DSP、FPGA等专用硬件处理器集成到SCA中的机制,特别的FPGA上的组件都通过0CP接口与系统的其他部分通信。本文介绍了一种为FPGA组件实现OCP接口的方法。 相似文献
17.
Harald Vranken 《Journal of Electronic Testing》2000,16(3):301-308
This paper describes debug facilities in the Philips TriMedia CPU64, which is an embedded processor core for multimedia applications. Its architecture provides a VLIW pipeline, support for 64-bit vector data, and virtual memory management. The debug hardware in the TriMedia CPU64 supports two complementary debug strategies. One strategy provides a snapshot of the processor state at certain moments in time, which is achieved by single-step execution and various breakpoint types. The other debug strategy provides continuous monitoring of the processor state by using a PC trace buffer. Precise exceptions are used to provide accurate context switching from application software to debugger software. 相似文献
18.
To debug a digital chip with a scan-based debug methodology, the chip is stopped at a certain point in time in the application. The states of the flip-flops and the memory elements are observed and compared with the simulation results. If the chip contains multiple clock domains then these clock domains must be stopped simultaneously, otherwise some of the elements in one or more of the clock domains will capture old data/invalid data. The phenomenon of capturing invalid data is known as data invalidation. This paper describes the data invalidation problem in depth and presents a data invalidation detector circuit. An automated data invalidation analysis tool named DIAna is also presented. By means of experimental results for an industrial SOC, we show the amount of data invalidation that can occur during silicon debug. 相似文献
19.
随着节能成为我国的基本国策,建筑节能也被提到前所未有的高度,作为建筑节能重要手段之一的楼宇控制技术也越来越多地应用于建筑工程,并且已成为建筑智能化设计的先决条件之一。鉴于楼宇自控系统施工质量的水平直接影响调试的成功与否,就其施工调试中应注意的问题加以强调。 相似文献