首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到15条相似文献,搜索用时 46 毫秒
1.
通过对多值逻辑和绝热多米诺电路工作原理及结构的研究,提出三值绝热多米诺T运算电路的设计方案.该方案首先将三值T运算定义与三值文字运算相结合,得到基于文字运算的T运算定义式;然后以开关信号理论为指导,推导出逻辑0与逻辑2选通电路的开关级表达式,并利用文字运算互斥互补关系,得到逻辑1选通电路的开关级表达式;最后根据这些表达式进一步实现了三值绝热多米诺T运算电路.经HSPICE仿真验证,该电路具有正确的逻辑功能及低功耗特性.  相似文献   

2.
三值移位寄存器与三值环形计数器   总被引:1,自引:0,他引:1  
本文利用三值D型触发器和三值置态型触发器,提出了对三值移位寄存器和三值环形计数器的电路设计.讨论表明所设计的电路在结构和功能上与二值电路均有很好的对应关系,同时还揭示了三值环形计数器的各种结构与三值变量的极性变换有关.  相似文献   

3.
本文利用三值D型触发器和三值置态型触发器,提出了对三值移位寄存器和三值环形计数器的电路设计.讨论表明所设计的电路在结构和功能上与二值电路均有很好的对应关系,同时还揭示了三值环形计数器的各种结构与三值变量的极性变换有关.  相似文献   

4.
双边沿移位寄存器的设计原理及其应用   总被引:1,自引:0,他引:1       下载免费PDF全文
从消除时钟信号冗余跳变而致的无效功耗的要求出发,提出双边沿移位寄存器的设计思想.该移位寄存器的功能已用PSPICE程序模拟验证.使用该移位寄存器设计双边沿移位计数器的实例被演示.对模拟所得数据的计算结果表明,与实现相同功能的单边沿移位寄存器相比,由于工作频率减半,双边沿移位寄存器的功耗有明显降低  相似文献   

5.
三值绝热门控串行数值比较器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
通过对数值比较器、多值逻辑电路和绝热电路工作原理及结构的研究,提出一种新型的三值绝热门控高位先行串行数值比较器设计方案.该方案利用电路三要素理论,分别推导出构成三值绝热门控串行数值比较器的三值绝热文字电路和一位三值绝热数值比较器的元件级函数表达式及相应的电路结构.PSPCIE模拟结果表明,所设计的电路逻辑功能正确,具有绝热电路能量恢复的特点,将其与传统三值CMOS高位先行串行比较器相比,平均节省功耗约90%.  相似文献   

6.
在分析二值移位型计数器的设计方法的基础上,利用多值电路的高信息密度,提出了三值移位型计数器的设计,运用该方法可以设计任意进制的三值移位型计数器,并且通过选择最佳设计方案找到最简单的控制逻辑电路。  相似文献   

7.
多值移位型计数器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
分析和讨论了基于全状态图的多值移位型计数器的设计方法,指出了当将该方法用于更多值的移位型计数器的设计时,将变得非常复杂,失去了直观性和方便性的特点.提出了多值全状态表及基于全状态表的多值移位型计数器设计方法.此方法能解决上述问题,并给出了二变量四值移位型计数器的设计实例.  相似文献   

8.
分析了扭环形计数器工作时的状态转换过程,分析了集成移位寄存器的逻辑功能,提出了用集成移位寄存器74LS194构成扭环形计数器的一些新的设计方案,即移位寄存器的状态变化在右移移位或并行输入符合右移规律的数码、反馈实现取反循环移位的基础上,对任何一位触发器的激励函数进行逻辑修改,可实现扭环形计数器自启动设计.所述方法的创新点是提出了MSI集成移位寄存器改变应用方向的逻辑修改方法.  相似文献   

9.
本文讨论了三值ECL 串联门中输入信号的电平移位和输出信号的函数表示形式.利用差动电流开关理论和ECL 串联门结构分析, 本文设计了常用的三值低功耗ECL 电路.  相似文献   

10.
通过对碳纳米场效应晶体管(Carbon Nanotube Field Effect Transistor,CNFET)的研究,提出一种基于CNFET的低功耗三值门电路设计方案.该方案在分析CNFET结构及其不同尺寸的碳纳米管对应于不同阈值电压特性的基础上,以多值逻辑理论为指导,设计基于CNFET的三值反相器、与非门、或非门等单元门电路,最后利用HSPICE对所设计的电路进行仿真.结果表明:所设计电路具有正确的逻辑功能,与传统三值门电路相比,三值CNFET门电路平均传输速度提高52.7%,平均能耗节省54.9%.  相似文献   

11.
分析了移位寄存器型计数器工作时的状态转换过程,提出了移位寄存器型计数器的设计可在保持右移移位寄存器内部结构不变的基础上,只求解第1位触发器激励函数的设计方法.分析了触发器次态函数与激励函数的关系,提出了在次态函数卡诺图上进行激励函数最小化求解与检查无效状态所赋次态值及逻辑修改同步进行的移位寄存器型计数器自启动设计方法.  相似文献   

12.
基于多值逻辑方法的模糊逻辑函数规范展开   总被引:1,自引:0,他引:1       下载免费PDF全文
首先提出了模糊逻辑和多值逻辑的相似性,并建立了三值逻辑函数文字运算和模糊逻辑函数短语的对应关系,进而提出了从三值逻辑函数的规范展开式求得模糊逻辑函数展开式的算法,并用该算法对几个模糊逻辑函数实例进行了规范展开,实例操作表明,该算法具有简单、规范、方便快捷的特点,是获得模糊逻辑函数规范展开式的一种有效的方法。  相似文献   

13.
MCML电路由于具有高速低摆幅、抗干扰能力强、在高频下比传统CMOS电路功耗更低等优点,越来越受到广泛关注.通过分析二值MCML电路的设计方法,引入与参考电压进行比较的思路,设计了一种结构简单的新型高性能三值D型触发器.采用TSMC 180 nm工艺,使用HSPICE进行模拟.结果表明,所设计的触发器不仅具有正确的逻辑功能,工作频率达到10 GHz,平均D-Q延时和PDP也比传统CMOS三值触发器有明显降低,且随着工作频率的上升,PDP不断下降,适合于高速和高工作频率的应用.  相似文献   

14.
三值脉冲式JKL触发器设计   总被引:1,自引:1,他引:0  
锁存器和触发器是时钟系统的基本元件.由于具有硬边沿、低延时等特点,脉冲式触发器比主从触发器越来越受到关注.很多文献对二值脉冲式触发器进行了研究,但是目前对三值CMOS脉冲式触发器的研究并不多.本文从脉冲式触发器的特点出发,提出了单边沿、双边沿三值脉冲式JKL触发器的设计,进一步丰富和完善了多值脉冲式触发器的设计.HSPICE模拟结果表明,提出的三值脉冲式JKL触发器具有正确的逻辑功能和功耗低、延时小的特点.与从传统的主从型和维持阻塞型三值JKL触发器相比,所设计的三值脉冲式JKL触发器电路结构简单,节省了近54.5%的能耗.  相似文献   

15.
低功耗设计在当前超大规模集成电路中越来越重要,本文以一种没有直流功耗.具有完全电压摆幅的低功耗动态CMOS三值反相器作为基础。结合简单三值差分逻辑(STDL)的结构.设计了一种低功耗动态三值CMOS D触发器.该触发器能很好地实现动态D触发器的逻辑功能.并且具有结构简单、芯片面积小、时钟简单等优点.Pspice模拟表明所设计的触发器还具有速度快、功耗低的优点.它比二值动态TSPCL D触发器节省近35%的能耗.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号