首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
频率合成芯片ADF4193具有小数分频和快速锁定特性。换频时通过增加电荷泵电流以扩大环路带宽,缩短了环路的锁定时间,并采用可编程开关调整环路元件参数来确保环路稳定。UHF跳频频率合成器以ADF4193为核心电路实现设计,采用ADIsimPLL软件仿真环路参数,利用低噪声运算放大器构成的电压放大器来扩大VCO的调谐电压范围,通过调整环路带宽及设计合理的PCB布局来抑制杂散,给出了实测结果。  相似文献   

2.
伍思畑  杨君 《电子工程师》2008,34(1):10-12,29
随着公路及铁路系统基础建设的不断扩展,长途客运及旅游业正飞速发展。为了提高客运服务标准,吸引更多客源,不少交通运营单位开始更换高级客车及旅客列车上旧式的车载影碟播放系统,改用功能更强大、互动性更强的视频点播系统。针对传统视频点播系统主要依靠视频服务器作为载体、系统性价比不高的问题,介绍了Ahera SOPC平台上嵌入式多路视频点播系统的实现方案。通过NiosⅡ控制用户自定义模块以乒乓操作的方式实现对硬盘视频数据与两片内存间的DMA(直接存储器存取)传输,根据用户的指令,将分区存储的视频数据经解码后发送到相应用户终端,从而满足多路视频数据的并行点播。  相似文献   

3.
基于NiosⅡ的SOPC嵌入式系统设计   总被引:2,自引:0,他引:2  
介绍了基于NiosⅡ的SOPC嵌入式系统设计技术,分析了NiosⅡ处理器的关键技术和设计流程,重点给出了提高NiosⅡ处理器性能的几种方法,这些方法对基于NiosⅡ进行系统设计具有实际参考价值。  相似文献   

4.
CPU控制的数字锁相环频率合成系统的FPGA实现   总被引:4,自引:0,他引:4  
朱传征  赵雅兴 《半导体技术》2003,28(7):27-30,34
介绍了一种CPU控制的数字锁相环频率合成系统的FPGA实现方案,深入探讨了设计原理及过程,并给出了详细的仿真波形。  相似文献   

5.
基于Nios软核处理器的嵌入式系统设计   总被引:1,自引:0,他引:1  
左震  黄芝平  唐贵林  董志 《电子测试》2008,(11):55-59,64
利用软核处理器构造嵌人式系统的突出优点就是可编程性、可裁减性、易操作性、灵活性以及低成本,这些特点都使得软核处理器具有很强的竞争力。Nios软核处理器集成在FPGA芯片内部,是目前最流行的软核处理器之一,本文给出了基于Nios软核处理器的嵌入式系统的设计方法。文章研究了Nios软核处理器的结构和特点,提出了系统硬件平台的设计方案,讨论了系统的SOPC集成设计,分析了系统的软件设计方法,总结了系统的启动流程,给出了系统的测试结果。实践证明,该嵌入式系统功能完整、集成度高、稳定可靠、简洁实用,具有可编程性、可裁减性、易操作性、灵活性以及低成本等特点,具有广泛的应用价值。  相似文献   

6.
王勇  梁伟中 《电子科技》2011,24(8):46-48
阐述了基于Nios Ⅱ软核的内河航标监控系统的设计方法,及AD7862控制电路的VHDL设计。从系统的角度提出航标监控系统的完整设计方案,给出基于Nios Ⅱ的航标监控终端硬件设计框图,并得到在Modesim中进行仿真的结果。根据现场运行情况显示,系统能实时地监测航标的工作状态,达到系统工业级的品质保证,并且具有高可靠...  相似文献   

7.
捷变频率合成是雷达、通信、电子对抗等领域中极为重要的技术。锁相频率合成(PLL)具有比DDS更优秀的杂散抑制能力,常用于捷变频率合成。本文介绍了捷变合成常用方法,分析了PLL的原理及PLL频率捷变的影响因素。最后讨论了PLL在捷变频率合成中的基本方法,并分别举例说明其特点,对捷变频率合成的研究有很高的参考价值。  相似文献   

8.
Nios Ⅱ系列嵌入式处理器是Altera公司的32位RISC结构CPU.文章介绍了NiosⅡ的结构特点及开发流程,利用NiosⅡ软核设计了一个嵌入式直流无刷电机伺服控制系统.该系统充分利用Nios处理器集成度高、灵活性强、运算速度快的特点,实现了单个芯片完成可编程片上系统(SOPC),具有灵活、稳定、高效率等特点,而且系统本身结构极为紧凑.该系统已成功应用于机器人仿人灵巧手系统.  相似文献   

9.
基于Nios II嵌入式软核处理器的液晶显示模块接口的实现   总被引:1,自引:0,他引:1  
介绍了一种基于嵌入式NiosII软核处理器实现TFT液晶显示屏接口方案,在对TMT035DNAFWU真彩液晶显示屏的时序详细分析基础上,给出了NiosII软核处理器SOPC(可编程片上系统)与液晶显示模块的硬件接口电路以及软件编写流程,并使用C语言进行设计描述。该系统体积小,数据处理速度快,保证了较好的实时性。  相似文献   

10.
介绍了一种基于嵌入式Nios Ⅱ软核处理器实现TFT液晶显示屏接口方案,在对TMT035DNAFWU真彩液晶显示屏的时序详细分析基础上,给出了Nios Ⅱ软核处理器SOPC(可编程片上系统)与液晶显示模块的硬件接口电路以及软件编写流程,并使用C语言进行设计描述.该系统体积小,数据处理速度快,保证了较好的实时性.  相似文献   

11.
基于NIOS Ⅱ内核的嵌入式SOPC开发板的实现   总被引:3,自引:0,他引:3  
随着信息化技术的发展和数字化产品的普及,以计算机技术、芯片技术和软件技术为核心的嵌入式系统成为当前研究的热点。SOPC是Altera公司提出的一种灵活,高效的片上系统设计方案。重点介绍基于NiosⅡ内核处理器的嵌入式板上系统的开发流程,并详细阐述以NiosⅡ为内核的嵌入式SOPC开发板的设计。  相似文献   

12.
可用于频率合成的高性能锁相芯片ADF4113   总被引:2,自引:0,他引:2  
锁相环(phase locked loop)是一种建立在相位负反馈基础之上的闭环控制系统,对相位噪声和杂散具有很好的抑制作用,因此在电视、仪器、通信等许多领域得到了广泛的应用。ADI公司生产的ADF4113的最大RF输入频率可达4GHz,内置可编程预分频器,具有电荷泵电流编程功能,可应用于无线射频通信系统基站和手机、WLAN以及通信检测设备、CATV设备中,是一款性价比很高的电荷泵锁相芯片。  相似文献   

13.
介绍了美国国家半导体公司生产的高性能频率合成器的主要特性及控制数据输入要求,同时给出了通过美国国家半导体公司为自己的高性能锁相环开发的专用程序Codeloader2来开发使用LMX1501的具体方法。由于Codeloader2提供有强大的运算及控制功能以及良好的人机界面,因而可大大简化锁相环的开发难度。  相似文献   

14.
FAT16文件系统在Nios Ⅱ嵌入式系统中的实现   总被引:1,自引:0,他引:1  
介绍硬件SD卡控制器的设计及FAT16文件系统在NiosⅡ嵌入式系统中的实现方法。SD卡控制器通过SD总线完成SD卡复位、初始化、设置、读写等基本操作;通过对FAT16文件系统的研究,结合SD卡控制器,在NiosⅡ嵌入式系统中实现FAT16文件系统。  相似文献   

15.
频率合成器是电子设备的核心部件,其性能的优劣影响电子设备的整体性能。本文研究了一种基于锁相环(PLL)L波段的锁相频率技术。其设计方案使用MC145152来实现锁相环路,外加环路滤波器LPF和压控振荡器VCO等器件来实现,具有较强的研究设计价值。  相似文献   

16.
李锐 《现代电子技术》2010,33(14):37-39,48
讨论了NiosⅡ软核的串口直接读写寄存器方式的编程方法,并给出了参考源代码。它与C语言的标准输入/输出语句相比,可极大地缩短程序执行时间,并使得CPU能同时处理其他事务。根据此代码编写了应用测试程序,并进行了测试。测试结果显示串口通信运行良好,较为稳定。  相似文献   

17.
龚捷  陈利学  丁鹏  张岩  周永宏 《现代电子技术》2007,30(22):178-179,182
CF卡是一种大容量便携式数据存储设备,具有体积小、容量大、功耗低、读写速度快等优点,特别适合应用于嵌入式存储设备。详细介绍了Altera公司发布的CF接口控制器内核的结构和CF卡在嵌入式软核处理器NiosⅡ系统中的硬件接口电路,并以读写CF卡扇区的程序为例,给出了True模式CF卡接口编程的技巧。通过测试,该设计运行稳定可靠。  相似文献   

18.
针对汽车音响收音数字调谐系统实例,介绍了一种广播用双波段锁相环频率合成芯片的设计方法.本设计采用串行端口按位传输数据的方式,在程序分频器部分使用了吞脉冲技术,不仅简化了控制器的操作,同时也获得了较高的频率分辨力.  相似文献   

19.
传统印刷行业中纸张数量的计量通常采用电子磅秤、人工点数或超声波探测等.针对这些测量方式的弊端,设计了一种基于ALTERA公司的Cyclone Ⅳ系列FPGA和Nios Ⅱ软核的新型纸张测量装置,通过NE555搭建多谐振荡器,将纸张的电容转化为频率,利用FPGA等精度频率测量和Nios Ⅱ软核的浮点数计算,进而计算出纸张...  相似文献   

20.
该文介绍了频率合成技术的发展历程,着重综述了当前国内外快速频率合成的方法及其技术水平,并指出了频率合成技术的未来发展方向。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号