共查询到17条相似文献,搜索用时 78 毫秒
1.
2.
结合锁相频率合成基本原理以及高集成锁相频率合成芯片ADF4360—1工作特性,设计一个稳定的2.33GHz本振源电路模块,应用于中频射频发信机中。详细介绍了核心芯片的结构、原理及应用,并给出完整的硬件电路。经仿真测试,该电路的性能指标基本符合要求。 相似文献
3.
4.
介绍一种电压控制振荡器的电路特点及工作原理。实验结果表明:该振荡器性能稳定,频率可控范围宽,连续均匀压控线性区为1100kHz,压控灵敏度为2.5MHz/V。文章最后对研制中的有关问题进行了讨论。 相似文献
5.
为了实现低相噪的本振信号输出,本文设计出一种基于锁相环芯片ADF4106的低相噪本振源.通过实际调试,测试结果满足设计要求,并作为第二点频本振应用于一款通信测试仪器的中. 相似文献
6.
锁相式全频道本振源的设计 总被引:1,自引:1,他引:0
首先介绍了锁相式超高频振荡产生器的基本原理,并对一种集成化的锁相式全频道本振源的各部分电路制作,器件选择和环路参数的计算进行了详细介绍。 相似文献
7.
8.
本文介绍了采用6-8GHz频段频率合成器方式直接分频锁相介质振荡器和微波集成二倍频器电路技术制作 13/15GHz频段数字微波通信系统锁相本振源的设计思想及设计过程。 相似文献
9.
10.
11.
12.
一种基于PE3236的L频段频率合成器设计 总被引:1,自引:0,他引:1
设计了一种L频段频率合成器,该频率合成器采用大规模锁相集成芯片PE3236构成锁相环电路,外加电压预置电路对VCO控制电压进行快速预置,大大缩短了频率捷变时间,并运用相噪最优理论设计环路参数,实现了低杂散、低相噪、快速频率捷变的性能要求.另外,电路设计可靠性高,具有较大的实用性. 相似文献
13.
14.
15.
重点分析了环路延迟对锁相环稳定性和输出信号抖动性能的影响,提出了一个简单的优化设计方法。用90nmCMOS工艺设计实现了一个基于自偏置技术的时钟锁相环,锁相环可以在很宽的输入频率范围内输出低抖动的时钟信号。 相似文献
16.
17.
频率合成器是现代通信系统中的一个重要组成部分,在数字通信、卫星通信、遥测遥控、雷达、导航等领域有着广泛应用。ADF4350是ADI推出的一款具有低相位噪声的宽带频率合成器。文中介绍了锁相频率合成技术的基本原理和性能指标,给出了一种利用ADF4350实现频率合成器的硬件结构和实现方法,并对其主要指标进行了测试,测试结果表明,该频率合成器表现出较好的散射水平和较低的相位噪声。 相似文献