共查询到20条相似文献,搜索用时 15 毫秒
1.
2.
3.
数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成果的可修改性和可移植性都较差。基于VHDL的数控分频器设计,整个过程简单、快捷,极易修改,可移植性强。他可利用并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、乐器等数字电子系统中。 相似文献
4.
可变模计数器是数字系统中广泛应用的一种电路模块,本文讨论了一种基于VHDL语言实现的可变模计数器的EDA设计方案,采用FPGA芯片作为设计载体,FPGA具有在线可重构的优点,如需对计数器的技术指标进行修改,只需修改源程序中的相应参数,重新进行编译、仿真、配置即可,使得设计本身灵活性好,便于升级和维护. 相似文献
5.
6.
本文首先介绍了各种分频器的实现原理,并在FPGA开发平台上通过VHDL文本输入和原理图输入相结合的方式,编程给出了仿真结果。最后通过对各种分频的分析,利用层次化设计思想,综合设计出了一种基于FPGA通用数控分频器,通过对可控端口的调节就能够实现不同倍数及占空比的分频器。 相似文献
7.
8.
基于VHDL的半整数分频器的设计 总被引:3,自引:0,他引:3
本文介绍了VHDL语言的产生、特点和程序设计的基本语法结构。并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plusⅡ开发软件下,利用VHDL硬件描述语言设计数字逻辑电路的过程和方法。 相似文献
9.
10.
11.
12.
张梅 《无线电技术(上海)》2009,(1):36-49
本文介绍了以EDA技术作为开发手段的传统卫星加热控制器电路实现。本系统基于VHDL语言采用FPGA作为控制核心,实现了传统卫星加热控制器电路。该加热控制电路具有体积小、可靠性高、灵活性强等特点,便于产品模块化、小型化。 相似文献
13.
一种新型分频器的设计实现 总被引:2,自引:0,他引:2
针对现有的常用分频器的使用局限性,介绍了一种可以实现任意小数、分数分频的新型分频器。由预先设置的分频参数,通过使用一个带余数输出的除法器,计算出其商和余数,以确定两个分频器的分频系数和分频次数,通过控制两个分频器交替工作,从而实现任意分频。分析了这种新型分频器的工作原理,提出了一种简单的实现电路,并用VerilongHDL语言描述了该分频器,在FPGA上运行实现,通过仿真证明其可行性。 相似文献
14.
在数字逻辑电路设计中,分频器是一种基本电路。通常用来对某个给定频率进行分频,以得到所需的频率。整数分频器的实现非常简单,可采用标准的计数器,也可以采用可编程逻辑器件设计实现。文中的设计利用VHDL硬件描述语言的编程方式,通过MAX+PLIS(Ⅱ)开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了各种类型分频比电路的设计。 相似文献
15.
为了实现按Top-down方法为时间统一终端设计[1]同步脉冲信号数字逻辑电路,采用VHDL电路设计语言设计了通用分频器。通过设置通用分频器的generic类属说明参数m1和n1、输入同步信号clr,就可以输出不同脉宽且信号前沿与clr信号前沿完全同步的同步脉冲信号。仿真结果表明结果正确,工程实践测量同步误差<0.2us。 相似文献
16.
基于FPGA的小数分频器的实现 总被引:12,自引:1,他引:11
介绍了一种基于FPGA的双模前置小数分频器的分频原理及电路设计,并用Verilog—HDL编程,在ModelSim SE平台下实现分频器的仿真,并用Xilinx公司的芯片Spartan-3来实现。 相似文献
17.
本文首先分析了现有小数分频器的优缺点,在此基础上提出了一种改进型小数分频器的设计方法。同时结合VHDL文本输入和原理图输入方式,在FPGA开发平台上进行了电路设计,最后利用EDA设计软件QuartusII对其可行性进行了仿真验证。仿真结果表明:通过对参数的设置,该方案可实现等占空比的任意小数分频。 相似文献
18.
19.
20.
文章详细地介绍了COS/MOS双四位二进制加法同步计数器CD4520B用来设计各种分频器的规则和方法。用CD4520设计的分频器不管分频系数N为何值,都能保持输出的对称特性,使用的元件种类少,成本低,不产生对基本计数器的频率干扰。这种分频技术比普通的分频方式更有吸引力,是在设计电路时可以实际应用的十分重要电路。 相似文献