首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
在数字逻辑电路的设计中,计数器和分频器都是常用的基本电路。通常利用分频器对某个给定的高频率信号进行分频,得到设计者所需要的低频信号。分频器的设计中利用不同模的计数器来达到不同倍的分频、文中介绍一种新型扭环形计数器,n位输入信号通过该计数器后可得到个计数,利用率超过以往普通的扭环形计数器.,然后基于此计数器,通过VHDL硬件描述语言,在QuartusⅡ平台下运用Altera公司Cyclone系列的FPGA芯片实现计数器和分频器的综合与波形仿真,验证此设计的正确性。  相似文献   

2.
为了提高学生的数字电子技术综合实践能力,设计交通信号灯自动控制数字电子技术实验电路。选用D触发器和555定时器作为主要器件,利用组合逻辑电路、时序逻辑电路和555定时器等方面的数字电路理论,将扭环形计数器应用到十字路口交通信号灯自动控制电路中,并利用Multisim作为设计工具进行仿真。  相似文献   

3.
数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成果的可修改性和可移植性都较差。基于VHDL的数控分频器设计,整个过程简单、快捷,极易修改,可移植性强。他可利用并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、乐器等数字电子系统中。  相似文献   

4.
侯静 《电子世界》2012,(14):14-14
可变模计数器是数字系统中广泛应用的一种电路模块,本文讨论了一种基于VHDL语言实现的可变模计数器的EDA设计方案,采用FPGA芯片作为设计载体,FPGA具有在线可重构的优点,如需对计数器的技术指标进行修改,只需修改源程序中的相应参数,重新进行编译、仿真、配置即可,使得设计本身灵活性好,便于升级和维护.  相似文献   

5.
文章设计了一种利用移位型计数器进行设计的分频器,并且可以通过改变反馈网络来控制分频系数或寄存器个数实现任意整数分频。通过VHDL硬件描述语言设计,在QuartusⅡ软件下进行功能仿真,测试结果证明了该设计的可行性。  相似文献   

6.
张建妮  陆晓燕 《电子世界》2013,(20):127-127
本文首先介绍了各种分频器的实现原理,并在FPGA开发平台上通过VHDL文本输入和原理图输入相结合的方式,编程给出了仿真结果。最后通过对各种分频的分析,利用层次化设计思想,综合设计出了一种基于FPGA通用数控分频器,通过对可控端口的调节就能够实现不同倍数及占空比的分频器。  相似文献   

7.
计数器的VHDL设计与实现   总被引:1,自引:0,他引:1  
介绍了具有使能和清零作用的一位十六进制计数器的组成及其工作原理,论述了基于VHDL语言和FPGA芯片的数字系统的设计思想和实现过程,应用Max PlusⅡ10.1工具软件和EDA实验箱实现了计数器的功能。通过对设计结果的系统仿真波形分析,验证了计数器设计的正确性。  相似文献   

8.
基于VHDL的半整数分频器的设计   总被引:3,自引:0,他引:3  
林海波 《电子与封装》2005,5(9):38-40,33
本文介绍了VHDL语言的产生、特点和程序设计的基本语法结构。并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plusⅡ开发软件下,利用VHDL硬件描述语言设计数字逻辑电路的过程和方法。  相似文献   

9.
介绍了基于FPGA的任意分频系数的分频器的设计,该分频器能实现分频系数和占空比均可以调节的3类分频:整数分频、小数分频和分数分频。所有分频均通过VHDL语言进行了编译并且给出了仿真图。本设计中的分频器没有竞争冒险,可移植性强,占用的FPGA资源少。本设计在Altera公司的CycloneⅡ系列EP2C35型FPGA芯片中完全可实现,结果表明设计是正确和可行的。由于分频器应用非常广泛,故本设计具有很强的实用价值。  相似文献   

10.
本文介绍了可编程定时器/计数器8253的基本功能,以及一种用VHDL语言设计可编程定时器/计数器8253的方法,详述了其原理和设计思想,并利用Altera公司的FPGA器件ACEX 1K予以实现。  相似文献   

11.
基于FPGA的半整数及整数分频器的参数化设计   总被引:5,自引:0,他引:5       下载免费PDF全文
古良玲  杨永明  郭巧惠   《电子器件》2005,28(2):404-406
一种具有通用性的半整数及整数分频电路,应用模块化的思想以及参数化的设计方法,在FPGA实验开发平台上得以实现,通过对具体参数的简单修改就可应用于不同场合,实验仿真以及仪器测试结果均取得了良好的效果。该设计通用性较好,可以应用于各种数字电路系统设计中。  相似文献   

12.
本文介绍了以EDA技术作为开发手段的传统卫星加热控制器电路实现。本系统基于VHDL语言采用FPGA作为控制核心,实现了传统卫星加热控制器电路。该加热控制电路具有体积小、可靠性高、灵活性强等特点,便于产品模块化、小型化。  相似文献   

13.
一种新型分频器的设计实现   总被引:2,自引:0,他引:2  
针对现有的常用分频器的使用局限性,介绍了一种可以实现任意小数、分数分频的新型分频器。由预先设置的分频参数,通过使用一个带余数输出的除法器,计算出其商和余数,以确定两个分频器的分频系数和分频次数,通过控制两个分频器交替工作,从而实现任意分频。分析了这种新型分频器的工作原理,提出了一种简单的实现电路,并用VerilongHDL语言描述了该分频器,在FPGA上运行实现,通过仿真证明其可行性。  相似文献   

14.
在数字逻辑电路设计中,分频器是一种基本电路。通常用来对某个给定频率进行分频,以得到所需的频率。整数分频器的实现非常简单,可采用标准的计数器,也可以采用可编程逻辑器件设计实现。文中的设计利用VHDL硬件描述语言的编程方式,通过MAX+PLIS(Ⅱ)开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了各种类型分频比电路的设计。  相似文献   

15.
王丽秋 《电子世界》2012,(21):124-124,126
为了实现按Top-down方法为时间统一终端设计[1]同步脉冲信号数字逻辑电路,采用VHDL电路设计语言设计了通用分频器。通过设置通用分频器的generic类属说明参数m1和n1、输入同步信号clr,就可以输出不同脉宽且信号前沿与clr信号前沿完全同步的同步脉冲信号。仿真结果表明结果正确,工程实践测量同步误差<0.2us。  相似文献   

16.
基于FPGA的小数分频器的实现   总被引:12,自引:1,他引:11  
刘亚海  林争辉 《现代电子技术》2005,28(3):113-114,117
介绍了一种基于FPGA的双模前置小数分频器的分频原理及电路设计,并用Verilog—HDL编程,在ModelSim SE平台下实现分频器的仿真,并用Xilinx公司的芯片Spartan-3来实现。  相似文献   

17.
本文首先分析了现有小数分频器的优缺点,在此基础上提出了一种改进型小数分频器的设计方法。同时结合VHDL文本输入和原理图输入方式,在FPGA开发平台上进行了电路设计,最后利用EDA设计软件QuartusII对其可行性进行了仿真验证。仿真结果表明:通过对参数的设置,该方案可实现等占空比的任意小数分频。  相似文献   

18.
19.
研究用VHDL语言采用TOP TO DOWN设计方法实现了一种可以完成二进制、十进制、可逆计数功能的可编程计数器;采用MAX+PLUSII集成开发环境编辑、综合、仿真,并下载到PLD器件中,经仿真和实际电路测试,该计数器性能可靠。  相似文献   

20.
李峻 《电子技术》1993,20(7):24-27
文章详细地介绍了COS/MOS双四位二进制加法同步计数器CD4520B用来设计各种分频器的规则和方法。用CD4520设计的分频器不管分频系数N为何值,都能保持输出的对称特性,使用的元件种类少,成本低,不产生对基本计数器的频率干扰。这种分频技术比普通的分频方式更有吸引力,是在设计电路时可以实际应用的十分重要电路。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号