首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 62 毫秒
1.
传统数字频率计由于在高频段受基准时钟频率的限制,其测频精度受到很大的限制.本文应用EDA技术,很好的解决了这一问题.文中论述了数字频率计的设计原理、开发环境、设计步骤、设计框架,以及应用VHDL语言对系统的实现方法,说明了各模块和系统输入输出信号的功用.应用MAX+PLUSⅡ对系统进行仿真验证,结果表明所设计的数字频率计不但测频精度达到较高的水平,而且能够实现连续不间断测频.  相似文献   

2.
VHDL在数字集成电路设计中的应用   总被引:6,自引:0,他引:6  
概述了数字集成电路设计的发展趋势;分析了VHDL的特点;结合实例介绍了VHDL在数字集成电路设计中的应用方法。  相似文献   

3.
基于VHDL的数字系统设计具有设计技术齐全、方法灵活、支持广泛等优点,同时也是EDA技术的重要组成部分。通过设计实例,比较详尽地介绍了利用VHDL语言进行数字电路系统设计的流程结构和技术特征,并对设计的优化进行深入的研究和讨论。  相似文献   

4.
介绍了锁相环的应用,工作原理及发展前景,对传统的锁相环进行改善,新的锁相环主要改善了传统锁相电路中鉴频鉴相范围低,计数器的模数范围变化窄,模数范围改变不灵活等缺点,并将其应用在雷达系统中,应用VHDL技术进行锁相环路各部件的仿真,从仿真结果可以明显的看出改善后的锁相环的优越性。  相似文献   

5.
为解决以单片机为控制核心的测量系统可靠性低速度不高的问题 ,阐述了利用可编程逻辑器件CPLD作为控制处理器件的三维位移测控系统的设计思想 ,以及基于VHDL硬件描述语言开发该CPLD器件的设计流程和方法 .  相似文献   

6.
硬件描述语言在专用集成电路设计中的应用   总被引:1,自引:0,他引:1  
介绍了硬件描述语言VHDL的特点,讨论了VHDL语言与计算机高级语言的区别及寄存器PTL描述方式的限制,阐述了在可编程ASIC设计吵降低目标器件硬件资源占用率的技巧及方法。  相似文献   

7.
介绍了电子设计自动化以及硬件描述语言的发展现状,对目前最流行的三种硬件描述语言进行了比较.说明了基于可编程逻辑器件的数字系统设计和实现的基本思想和方法,并讨论了设计和实现过程中遇到的一些问题及其解决方法.  相似文献   

8.
四位乘法器的VHDL语言设计   总被引:1,自引:0,他引:1  
介绍了使用VHDL语言设计的4位乘法器,给出了功能仿真波形,举例说明了实现电子设计自动化(EDA)的过程。  相似文献   

9.
对采用VHDL进行可综合设计进行了研究和分析,并从描述方式、VHDL的语句和结构、算法的改进和优化等3个方面提出了优化方案,通过设计实例进一步分析了设计的综合和实现效果。  相似文献   

10.
运用可编程逻辑器件设计频率计的一种方案   总被引:1,自引:0,他引:1  
运用可编程逻辑器件、EDA技术设计数字电子系统,具有设计快速、调试方便、系统可靠性高、便于升级等优点。文中介绍基于可编程逻辑器件设计数字频率计的一种方案,给出了频率计的结构图和部分仿真结果。仿真结果表明该系统的设计方案正确。  相似文献   

11.
基于小数分频锁相技术,采用片内集成VCO的锁相芯片ADF4350,设计了一种应用于射频收发机本振部分的S频段频率合成器。通过单片机的逻辑控制,该信号源可实现137.5~4 400MHz频率范围内任意步进频点的合成。实测结果表明,该S频段小数分频锁相环频率合成器具有优良的相位噪声和杂散抑制,以及较高频率分辨率。  相似文献   

12.
简要介绍了硬件描述语言VHDL语言的基本结构 ,并将应用VHDL语言的软件设计方法和传统的数字电路硬件设计方法相对照 ,阐述了其在数字电路设计上的应用  相似文献   

13.
由K模可逆计数器构成的传统数字锁相环可简单实现,但存在缩短捕获时间与减小同步误差之间的矛盾,而且获得的频带宽度较窄,因此设计了一种智能模数控制型全数字锁相环.其能够根据环路工作的不同阶段自动调整K值的大小,进而缩短捕获时间和减小同步误差.采用一个特殊的鉴频锁存器控制分频器的系数,能够调整环路的中心频率和扩宽频带宽度.  相似文献   

14.
基于VHDL与CPLD器件的FIR数字滤波器的设计   总被引:1,自引:3,他引:1  
数字滤波器是数字系统常用的组件,利用ALTERA公司的复杂可编程逻辑器件(CPLD)快速卷积法实现数字滤波器的设计,是目前数字滤波器实现的最好的方法之一。  相似文献   

15.
基于CPLD和VHDL的现代数字系统设计   总被引:3,自引:0,他引:3  
介绍了以CPLD/FPGA芯片为核心,以VHDL设计语言为手段,以EDA软件为平台的现代数字系统设计方法和特点,并通过一个实例具体介绍了其自顶向下的设计过程。  相似文献   

16.
基于EDA技术的复杂数字电路设计   总被引:2,自引:0,他引:2  
目的研究复杂数字电路在EDA开发系统上的实现方法。方法在Quartus环境下利用VHDL及原理图输入法综合设计了8位十进制数字频率计。结果下栽/配置到”在系统可编程”实验板的目标器件上,经实际电路测试验证,达到了预期的设计要求。结论与传统设计方法相比,基于EDA技术的设计方案具有外围电路简单,程序修改灵活和调试容易等特点;设计的数字频率计测量范围大,精度高,读数直观清晰。  相似文献   

17.
VHDL在数字电路设计中的应用   总被引:3,自引:0,他引:3  
硬件描述语言已成为当今以及未来电子设计自动化(EDA)解决方案的核心,特别是对于深亚微米复杂数字系统的设计,硬件描述语言具有独特的作用。本利用硬件描述语言中的工业标准语言VHDL,设计了一个空调机控制器电路,并通过仿真实现了预定功能。结果表明,VHDL在数字电子电路的设计中具有硬件描述能力强、设计方法灵活等优点。  相似文献   

18.
基于FPGA的GPS接收机跟踪环路设计与实现   总被引:1,自引:0,他引:1  
为提高GPS基带芯片跟踪环路的性能,提出一种基于FPGA跟踪环路的具体设计与实现方案.研究了GPS接收机跟踪环路的基本原理,在分析现有算法的基础上,采用锁频环辅助锁相环、动态码环和载波环辅助码环策略,利用Xilinx公司FPGA软硬交互工作方式的优点,在一片FPGA芯片上实现整体方案.该设计方案可提高系统的运行效率,节省系统资源,降低硬件成本.试验结果验证了其可行性与有效性.  相似文献   

19.
结合交通灯控制器的设计过程,介绍了硬件描述语言VHDL的结构模型和设计方法,说明了VHDL设计的优点及在数字系统设计中的重要地位和作用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号