首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 62 毫秒
1.
一种可用于T-DMB的快速调谐RC有源低通滤波器   总被引:1,自引:0,他引:1  
设计了一种可用于T-DMB射频接收机的快速调谐RC有源低通滤波器,采用级联方法实现,并使用数字逻辑控制的电容阵列补偿了因工艺及工作条件变化而变化的元器件参数.基于SMIC 0.18μm、1.8V CMOS混合信号工艺,实现了七阶切比雪夫RC有源低通滤波器的设计,且其在RC时间常数±30%的变化情况下获得极小的截止频率(800 kHz)误差,并获得较快的调谐时间和高线性.调谐时间取决于数字逻辑控制的位数和比对时钟周期.  相似文献   

2.
一种Gm-C复数滤波器频率调谐电路   总被引:1,自引:0,他引:1  
采用TSMC 0.25μm CMOS工艺,设计了一个Gm-C复数滤波器的频率调谐电路。基于PLL锁相技术,利用工作于深线性区的NMOS管和MiM电容组成的环形振荡器检测频率参数偏差,并自动调谐到希望值。仿真和测试结果表明,该电路能将频率偏差降低到3%以下。  相似文献   

3.
提出了一种采用有源RC滤波器实现复数滤波器时可快速确定无源器件参数值的设计方法.设计了一款中心频率为2MHz,带宽为2.4MHz的有源RC复数滤波器,并对自动频率调谐系统进行了分析.  相似文献   

4.
陈方雄  林敏  陈备  贾海珑  石寅  代伐 《半导体学报》2008,29(11):2238-2244
提出了一种带有精准调谐结构的有源RC低通滤波器的设计方案,其截止频率为5MHz,并在0.18μm标准CMOS工艺线上流片得到验证.调谐精度达到(-1.24%, +2.16%) ,测试中得到验证.调谐系统所占芯片面积仅为主滤波器面积的1/4.调谐系统完成调谐功能后会自动关闭,降低了功耗以及对主滤波器的串扰.以50Ω作为源阻抗,滤波器带内3阶交调量(IIP3)好于16.1dBm.滤波器输入参考噪声为36μVrms.滤波器群延迟时间波动测试结果为24ns.滤波器功耗为3.6mW.带有这种调谐结构的滤波器容易被实现,可以用于很多无线低中频应用中,例如全球定位系统、全球通和码分多址等芯片系统中.  相似文献   

5.
陈方雄  林敏  陈备  贾海珑  石寅  代伐 《半导体学报》2008,29(11):2238-2244
提出了一种带有精准调谐结构的有源RC低通滤波器的设计方案,其截止频率为5MHz,并在0.18μm标准CMOS工艺线上流片得到验证.调谐精度达到(-1.24%,+2.16%),测试中得到验证.调谐系统所占芯片面积仅为主滤波器面积的1/4.调谐系统完成调谐功能后会自动关闭,降低了功耗以及对主滤波器的串扰.以50Ω作为源阻抗,滤波器带内3阶交调量(IIP3)好于16.1dBm.滤波器输入参考噪声为36μVrms.滤波器群延迟时间波动测试结果为24ns.滤波器功耗为3.6mW.带有这种调谐结构的滤波器容易被实现,可以用于很多无线低中频应用中,例如全球定位系统、全球通和码分多址等芯片系统中.  相似文献   

6.
具有片上数字控制频率调谐的9MHz有源RC滤波器   总被引:1,自引:1,他引:0  
讨论了适用于无线局域网零中频收信机的4阶切比雪夫有源RC滤波器,为消除工艺偏差和环境变化对截止频率的影响,提出片上数字控制频率调谐电路.采用TSMC 0.25μm 1P5M CMOS工艺进行制造,测得调谐锁定时,滤波器的截止频率为9MHz,通带增益为0dB,增益波动小于1dB,带外抑制在30MHz处小于-40dB,通带内噪声小于-142dBm/Hz,当两输入信号的功率为-10dBm时,三阶交调小于-70dBm.  相似文献   

7.
讨论了适用于无线局域网零中频收信机的4阶切比雪夫有源RC滤波器,为消除工艺偏差和环境变化对截止频率的影响,提出片上数字控制频率调谐电路.采用TSMC-0.25μm 1P5M CMOS工艺进行制造,测得调谐锁定时,滤波器的截止频率为9MHz,通带增益为0dB,增益波动小于1dB,带外抑制在30MHz处小于-40dB,通带内噪声小于-142dBm/Hz,当两输入信号的功率为-10dBm时,三阶交调小于-70dBm.  相似文献   

8.
研制了一款可编程6阶巴特沃斯有源RC滤波器.为提高滤波器中运算放大器的增益带宽积,设计了一种新型的前馈补偿运算放大器.为消除工艺偏差和环境变化对截止频率的影响,设计了一种片上数字控制频率调谐电路,并采用TSMC 0.18 μm CMOS工艺进行了流片.滤波器采用低通滤波结构,测试结果表明,3 dB截止频率为1~32 MHz,步进1 MHz,带内增益0 dB,带内纹波0.8 dB,2倍带宽处带外抑制不小于24 dBc,5倍带宽处带外抑制不小于68 dBc,滤波器等效输入噪声为340 nV/√Hz@1MHz,调谐误差为±3%.滤波器裸芯片面积0.87 mm×1.05 mm.采用1.8V电源电压,滤波器整体功耗小于20 mW.  相似文献   

9.
马何平  袁芳  石寅  兰晓明  代伐 《半导体学报》2009,30(6):065007-5
本文用0.35微米锗硅BiCMOS工艺设计了用于中国多媒体移动电视的模拟基带电路,此接收机芯片采用直接下变频结构。此基带电路使用了带有精确调谐系统的高线形度8阶切比雪夫低通滤波器,测试结果表明此滤波器有0.5dB的带内纹波,带宽调谐系统的误差在4%以内。在截止频率为4MHz的情况下对6MHz的信号有35dB的衰减。基带部分使用抽电流型的可变增益放大器,提供至少40dB的增益,并且带有出色的温度补偿。此基带电路的带外三阶交调量(OIP3)为25.5dBm,电源电压2.8V,总电流为16.4mA,芯片面积为1.1mm2。  相似文献   

10.
给出一种新颖可用于GSM系统手持机(MS)的甚小型多层平面有源滤波器的结构、等效电路模型、最优化的数学模型和实现方法。提出了提高程序运行效率的“优化筛选法”。计算并讨论了1.85GHz频率下该滤波器的结构参数值和等效电路元件值与射频参数的关系。由此获得了最佳结构参数和等效电路值,计算表明在通带范围内该滤波器具有低噪声性能。  相似文献   

11.
Ma Heping  Yuan Fang  Shi Yin  Dai F F 《半导体学报》2009,30(9):095011-095011-4
of calibration consumes 2 mA. The circuit has been fabricated in a 0.35μm 47 GHz SiGe BiCMOS technology; the receiver and transmitter filter occupy 0.21 mm2 and 0.11 mm2 (calibration circuit excluded), respectively.  相似文献   

12.
An analog baseband circuit made in a 0.35-μm SiGe BiCMOS process is presented for China Multimedia Mobile Broadcasting (CMMB) direct conversion receivers. A high linearity 8th-order Chebyshev low pass filter (LPF) with accurate calibration system is used. Measurement results show that the filter provides 0.5-dB passband ripple, 4% bandwidth accuracy, and -35-dB attenuation at 6 MHz with a cutoff frequency of 4 MHz. The current steering type variable gain amplifier (VGA) achieves more than 40-dB gain range with excellent temperature compensation. This tuner baseband achieves an OIP3 of 25.5 dBm, dissipates 16.4 mA under a 2.8-V supply and occupies 1.1 mm2 of die size.  相似文献   

13.
A fully integrated hybrid integer/fractional frequency synthesizer is presented.With a single multiband voltage-controlled-oscillator(VCO),the frequency synthesizer can support GPS,Galileo,Compass and TDSCDMA standards.Design is carefully performed to trade off power,die area and phase noise performance.By reconfiguring between the integer mode and fractional mode,different frequency resolution requirements and a constant loop bandwidth for each standard can be achieved simultaneously.Moreover,a long sequence length,reduced hardware complexity multi-stage-noise-shaping(MASH).-.modulator is employed to reduce fractional spur in the fractional mode.Fabricated in a 0.18 m CMOS technology,the frequency synthesizer occupies an active area of 1.48 mm2 and draws a current of 13.4-16.2 mA from a 1.8 V power supply.The measured phase noise is lower than-80 dBc/Hz at 100 kHz offset and-113 to-124 dBc/Hz at 1 MHz offset respectively,while the measured reference spur is-71 dBc in integer mode and the fractional spur is-65 dBc in fractional mode.  相似文献   

14.
以一种适用于现场可编程门阵列(FPGA)芯片的宽频率范围电荷泵锁相环(CPPLL)为例,介绍了一种通过添加简单辅助电路来减小锁相环(PLL)上电锁定时间的方法.该方法在传统电荷泵锁相环的基础上添加了预充电电路,可以大大减少压控振荡器控制电压(VCIRL)拉升的时间.除此之外还添加了频率比较电路,将较宽的频率范围分成若干...  相似文献   

15.
耿志卿  吴南健 《半导体学报》2015,36(4):045006-12
本论文提出了一种面向多标准收发器的具有精确片上调谐电路的低功耗宽调谐范围基带滤波器。设计的滤波器是由三级Active-Gm-RC类型的双二次单元级联组成的六阶巴特沃斯低通滤波器。采用改进的线性化技术来提高低通滤波器的线性度。论文提出了一种新的匹配性能与工艺无关的跨导匹配电路和具有频率补偿的频率调谐电路来增加滤波器的频率响应精度。为了验证设计方法的有效性,采用标准的130nm CMOS工艺对滤波器电路进行流片。测试结果表明设计的低通滤波器带宽调谐范围为0.1MHz-25MHz,频率调谐误差小于2.68%。滤波器在1.2V的电源电压下,功耗为0.52mA到5.25mA,同时取得26.3dBm的带内输入三阶交调点。  相似文献   

16.
杨艳军  曾云 《半导体学报》2015,36(6):065009-8
本文实现了一款带有LVCMOS和LVPECL输出的压控晶体振荡器芯片(VCXO-IC),具有低相噪,宽调节范围和高线性度等特点。通过采用一种新颖的差分倍频Colpitts振荡器来得到低噪声的2倍频输出;宽调节范围和高线性度通过采用MOS变容管阵列来实现。测试结果表明,当采用AT切40MHz晶体时,该芯片在1kHz处的相位噪声达到-135dBc/Hz,频率调节范围达到 /- 130ppm,且线性度小于5%。该芯片采用Chartered 0.35μm CMOS 2P3M工艺,芯片总面积为2.4 mm2。  相似文献   

17.
本文设计了应用SCL、TPSC和CMOS静态三种类型的触发器配合工作的新型双模预分频器。与传统使用单一种类型触发器的双模预分频器相比,该双模预分频器更容易获得高速、宽带、低功耗和低相位噪声的性能。为了验证此设计的性能,采用了SMIC 0.18um CMOS 工艺流片实现。在电源电压为1.8V的条件下测试,此双模预分频器的工作频率范围从0.9 GHz 到 3.4 GHz ;当输入信号为 3.4 GHz时,其功耗为2.51mW,相位噪声为-134.78 dBc/Hz @ 1 MHz. 其核心面积为 is 57um*30um。鉴于其良好的性能,可以应用于许多射频系统的频率综合器中,特别在多标准无线通信系统中。  相似文献   

18.
王彧  刘静  闫娜  闵昊 《半导体学报》2016,37(9):095002-8
A fourth-order Gm-C Chebyshev low-pass filter is presented as channel selection filter for reconfigurable multi-mode wireless receivers. Low-noise technologies are proposed in optimizing the noise characteristics of both the Gm cells and the filter topology. A frequency tuning strategy is used by tuning both the transconductance of the Gm cells and the capacitance of the capacitor banks. To achieve accurate cut-off frequencies, an on-chip calibration circuit is presented to compensate for the frequency inaccuracy introduced by process variation. The filter is fabricated in a 0.13 μm CMOS process. It exhibits a wide programmable bandwidth from 322.5 kHz to 20 MHz. Measured results show that the filter has low input referred noise of 5.9 nV/√Hz and high out-of-band ⅡP3 of 16.2 dBm. It consumes 4.2 and 9.5 mW from a 1 V power supply at its lowest and highest cut-off frequencies respectively.  相似文献   

19.
党媚 《电子设计工程》2015,(2):102-104,109
针对型号研制过程中出现的交流电源频率测量出现跳变的问题,进行了故障定位和原因分析,并提出了解决方案。设计了适用于飞机交流电源系统频率测量电路的低通滤波器,对其特性进行了计算分析,并基于SIMULINK建立了滤波器的模型,进行了仿真验证,结果表明设计的滤波器是有效的。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号