共查询到20条相似文献,搜索用时 0 毫秒
1.
2.
时间尺度域的匹配滤波器与信号检测 总被引:2,自引:0,他引:2
本文从连续子波变换和子波级数的性质及子波的框架理论出发,推导了时间尺度域的匹配滤波器形式,理论分析表明它的思想性能和匹配滤波器相同。 相似文献
3.
4.
用通用数字信号处理片(DSP)实现的雷达MTD系统,具有编程灵活,运算精度高、结构简单、体积小等特点。本文给出了它的实现方法,用MB8764实现了米波宽脉冲雷达单板MTD系统,并进行了计算机模拟和硬件仿真、测试该系统的信噪比和信杂比改善因子分别大于10dB和40dB。 相似文献
5.
6.
详细介绍了采用两片浮点DSP ADSP21062实现某舰载雷达所需要完成的舰速补偿、反异步干扰和脉冲压缩的系统研制。通过采用分段匹配滤波的方法,极大地节约了时间和空间。与完成同样功能采用单片TMS320C6701的设计相比,本设计具有外围电路简单、系统调试容易等优点。 相似文献
7.
8.
结合双极化电磁波雷达接收机原理,系统地讨论了组成数字信号处理机的核心——DSP芯片、程序存储器、A/D转换器和双端口RAM等元器件的选择以及相应电路设计问题。给出了详实的应用电路,并对电路的工作原理进行了阐述。 相似文献
9.
本文讨论了雷达回波信号初相随机变化对最佳匹转配波器和准匹配滤波器的影响。分析表明匹配滤波器的输出信噪比相对于理论上的最佳值有3dB 的统计平均损失,并指出在雷达的工作环境中,统计平均峰值信噪比(SNR)的概念更具有实际意义。最后,简单介绍了解决问题的方法。 相似文献
10.
11.
12.
介绍了匹配滤波器原理,分析了匹配滤波并行处理的算法,提出了一种适合高速处理的并行数字匹配滤波器的设计方法。使用Matlab软件进行了仿真,根据仿真结果证明了此设计方法可行。给出了利用可编程门阵列(Field-Programmable Gate Array,FPGA)实现16阶高速并行数字匹配滤波器的方案,指出了实现的要点。在系统中进行了性能测试,结果表明,采用该并行处理算法实现的数字匹配滤波器适合高速信号处理。 相似文献
13.
给出了利用Matlab与DSP技术相结合的语音信号FIR滤波的软件、硬件实现方法。分析了FIR滤波器的特性,给出了FIR滤波器的Matlab仿真,介绍了在DSP硬件系统中的实现过程,实现了对语音信号的FIR滤波处理。 相似文献
14.
15.
16.
一种多目标雷达视频信号模拟器的设计 总被引:1,自引:0,他引:1
详述了一种多目标雷达信号模拟器的设计思想及其实现方法,该模拟器采用计算机和高速处数字处理芯片相组合的方法,能够模拟多种复杂调制方式下的雷达发射信号和多目标在多种杂波和噪声情况下的相干回波信号,该模拟器可与信号处理机,数据处理机及显示器民闭环,便于在实验室内对雷达系统进行调试与评估以节省时间和资金,该模拟器信号频带宽很宽,实时性好,模拟器参数设置方便,对内部参数适当修改后可用于其它型号的雷达调试和调 相似文献
17.
文章讨论了高速数传系统中匹配滤波器的设计问题。文中给出了FPGA实现中基于DSP搭建的脉动阵列匹配滤波器架构,同时为了提高滤波器的工作时钟频率,对滤波器进行了多相分解,将高速的串行输入数据降速为多路并行数据进行多相滤波,进一步提升了输入数据时钟频率,为实现高速解调提供了保证。 相似文献
18.
19.
现代雷达技术的发展越来越倚重于信号处理,针对雷达信号处理要求的数据量大、实时性高的特点,提出了一种基于双FPGA和DSP的高速数据采集处理系统设计方案,FPGA采用XC2V1000-4FG456芯片,DSP选用ADSP-TS101芯片,并对信号处理板的主芯片和辅助外围电路进行了说明。该系统运算能力强,且具有较强的通用性。 相似文献
20.
根据国家军用标准《雷达信号处理分系统模块化技术要求》,在深入研究国内外雷达信号处理分系统的基础上,概括出它的基本模式,进一步将其分解成模块组,通用模块及专用模块。对用这些模块组、模块组成的系统性能和工程实现进行了分析。 相似文献