首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 46 毫秒
1.
2.
X波段捷变频频综器是多功能雷达的一项关键技术,其指标好坏直接影响雷达的主要性能.本文从频综器的经典理论出发,介绍了X波段频综器的设计与实现方法,讨论了相位噪声、杂散、捷变频时间等主要技术指标,并给出了具体电路设计方案和实测结果.根据该方案研制的频综器已经成功应用于多个产品,显著提高了雷达的反干扰能力.  相似文献   

3.
高玉良  王新  张路 《压电与声光》2008,30(3):258-261
设计了一种用于某机载电子设备上的小型低相噪Ku波段频率综合器,并对其关键技术进行了介绍,分析了主要技术指标。整个频综器在204.8 mm×134.8 mm×78.8 mm内实现,测试结果为输出频率Ku波段,带宽480 MHz,跳频点数49点,相噪优于-96 dBc/Hz/1 kHz,杂波抑制优于-70 dBc,捷变频时间小于50μs。  相似文献   

4.
潘丽娟 《火控雷达技术》1998,27(3):30-36,80
介绍一种低相噪、捷变频X波段频率综合器设计方法,并进行理论分析、计算,最后给出测试结果。  相似文献   

5.
在无线通信领域中, 高性能频率综合器是通信设备、雷达、电子侦察和对抗设备、精密测量仪器的核心部件。 现代通信系统对频率综合器的精度、分辨率、转换时间及频谱纯度等提出了越来越高的要求, 性能卓越的频率综合器均 通过频率合成技术来实现。以往通过锁相环来实现的频率综合器具有高精度、高稳定度、低相位噪声、低杂散等性能。 但是在跳频时间上只能做到几十甚至上百μS。这与某些雷达需要的频率综合器的捷变速度有差距。本文提出一种直接 合成方法,很好的解决了这个问题。  相似文献   

6.
宽带频率捷变锁相环设计   总被引:1,自引:0,他引:1  
分析设计了快速跳频锁相环,采用VCO精确电压预置的辅助捕获方法可使PLL跳频时间大大缩短。详细介绍了VCO电压预置方式在电路设计各部分需要考虑的问题,给出了设计的原理样机和测试的结果。设计的锁相环频率切换速度快,在1~1.35 GHz范围内,5 MHz鉴相频率,任意两频点切换时间小于10μs;而且还具有杂散小(低于-70 dBc),相噪低(-95 dBc/Hz/10 kHz),体积小(80 mm×75 mm×22 mm),易于实现等优点。  相似文献   

7.
《无线电工程》2017,(7):86-89
在通信、雷达和电子对抗系统中,频率综合器的频率步进、换频时间对系统的指标有重要影响。基于对DDS和锁相合成方式的理论分析和比较,结合DDS与锁相合成方式的优点,通过使用AD公司的最新DDS产品AD9914和优化设计,提出一种Ka频段宽带小步进捷变频频率合成器的实现方案,对合成器的相位噪声、杂散抑制和换频时间指标进行了理论分析。结果表明,该频率综合器在24~32 GHz输出频率下,最小频率步进可以达到300 Hz,换频时间优于10μs。  相似文献   

8.
一种新颖的频率合成器捷变频方案   总被引:1,自引:0,他引:1  
本文主要介绍了一种应用数字锁相环技术实现模拟锁相环准确频率预置的频率捕获方法,并在此基础上给出了一种新颖的频率合成器捷变频方案。  相似文献   

9.
厉家骏  张福洪  陆家明 《通信技术》2015,48(10):1192-1185
VCO预置电压技术为实现锁相环快速锁定提供了较好的解决方案。分析了电压预置的原理的实现可行性和针对具体PLL的优化设计。提出了电压预置技术具体的系统实现流程和电压预置后可能会产生环路失锁等现象,通过一些具体辅助电路的加入来解决快速跳频和环路锁定的问题。运用ADS仿真设计软件搭建PLL框架,观察预置电压后的锁定时间。仿真结果表明,使用该技术后环路的锁定时间大幅度缩短。  相似文献   

10.
针对应用于信息战的数据链而言,L波段收发前端是其关键部件之一.本文介绍了一种基于DDS的捷变频收发前端的理论分析、设计思路和基本构成.从接收链路、发射链路以及捷变频本振等方面进行分析,并给出仿真结果.该组件具有低噪声、高密度、捷变频等特点.  相似文献   

11.
Ku频段低相噪捷变频频率综合器设计   总被引:2,自引:0,他引:2  
王立生 《电讯技术》2008,48(6):74-77
介绍了一种Ku频段低相噪捷变频频率综合器设计方法。对接收本振源和发射激励源采用一体化设计,由于采用DDS PLL的方式,使此频率综合器在Ku频段上相噪优于-90dBc/Hz@1kHz,跳频时间小于10μs,激励源在Ku频段输出线性调频信号。  相似文献   

12.
频率源是现代通讯系统必不可少的关键电路,是决定电子系统性能的关键设备。雷达、电子对抗、通讯等技术的迅猛发展,对频率源提出了越来越高的要求。文中论述了一种小型化雷达导引头用频率综合器的设计和实现。在方案论证中对各项指标做了细致的分析,保证了方案的可行性。实际测试证明该系统有着很好的性能表现。  相似文献   

13.
频率合成技术是现代通信的重要组成部分,在无线电技术与电子系统的各个领域中均得到广泛的应用。分析了MC145152芯片的特点和功能,结合外围电路设计了909~915 MHz步进25 kHz的"吞除脉冲"式数字锁相频率合成器,该频率合成器具有结构简单、性能稳定、精度高、易实现等特点。并且满足了通信设备的高集成度和超小型化的要求,特别适合某些特殊场合的应用。  相似文献   

14.
介绍了一种新颖的L波段低相噪、捷变频频率合成器.该方案所设计的频率合成器是一种可预置频率的合成器.在方案中,运用2个锁相环, 选择其中一个作为工作环,另外一个作为预置环(即:一个环工作,同时另一环预置下一工作频点, 锁相环锁定时间不影响跳频时间,可以减小环路带宽来提高纯度,得到高纯度频点).这种乒乓工作原理实现了高纯度、捷变频的跳频源.其输出频率为960~1 160 MHz,步进10 MHz,相位噪声、跳频时间和杂散抑制.文中给出了详细的设计过程、样品研制及测试结果.  相似文献   

15.
程国辉  涂建兵 《压电与声光》2001,23(6):412-414,432
介绍了采用声表面波技术的一种直接频率合成器.在L波段单边带相位噪声Lm(1 kHz)=-119 dBc/Hz,频率切换时间<0.5 μs,杂散电平<-60dBc,可切换输出频率达几十点.该频率合成器工作温度为-55~+85℃,体积164 mm×90 mm×50 mm,并且通过了产品各项环境试验考核,工作稳定.  相似文献   

16.
直接频率合成器的模块化设计及分析   总被引:1,自引:0,他引:1  
对直接频率合成的主要技术指标进行了详细分析,给出了一种直接频率合成模块化的设计方法。采用程控分频器、频谱搬移、声表滤波组件来产生P频标,用于L、S、C、X等多种频段雷达的频率合成器。该电路简捷,具有相噪低、杂散小、捷变频等特点。实验结果表明,在C频段,偏离载波1 kHz时,其相位噪声优于-120 dBc/Hz,杂散抑制优于65 dBc,变频时间小于1μs。该合成器在阵列多波束雷达、机载相控阵雷达中得到了广泛应用。  相似文献   

17.
介绍一种X波段频率合成器的设计方案,此方案将直接式和数字锁相相结合,完成快速捷变功能。  相似文献   

18.
频率合成器是雷达设备的关键组成部分,该文对一种宇航用高可靠性频率合成器的方案进行了分析,着重对从设计上提高频率合成器的可靠性进行了介绍。本方案采用了锁相环方式,产生Ku波段输出信号,经验证,信号频率源准确度≤1×10-7,在Ku波段输出信号相位噪声可达-84 dBc/Hz@1 kHz。按应力法预计,工作时间内可靠度指标满足0.999 66的要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号