首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
利用高速ADC芯片ADS5232设计了一种实用的高速数据采集电路,其中ADS5232集成了2个采样通道,不需要外部提供参考电压,简化了PCB设计.2个通道使用同一个时钟,可实现同步采样.每个通道的最高采样速率达到65MS/s,精度为12bit.采集电路包括ADC前端、ADS5232和FPGA 3个部分,支持单端和差分模拟信号输入,使用FPGA实现高速控制,在片内配置RAM作为采集数据的缓冲区,同时可设计接口模块用于跟片外应用电路的连接.该电路能够实现高速AD、高速控制、高速缓存以及与外部逻辑的高速接口.  相似文献   

2.
本文提出了单片机在没有 DMA 方式实现高速数据采集和传送的途径,给出了电平触发数据采集、予触发数据采集和双通道数据采集的原理框图和采集程序。  相似文献   

3.
USB在实时数据采集处理系统中的应用   总被引:1,自引:0,他引:1  
通用串行总线(USB)是一种正在迅速发展起来的高速外设总线,它具有热插拔、智能化、易于使用等特点.在以DSP为核心的数据采集系统中加入USB接口,为系统与微机之间的通讯提供了便捷的通道,作者主要介绍了USBN9602与TMS320VC33 DSP的接口设计和系统软件设计.  相似文献   

4.
为了解决多路高速数据的采集与存储问题, 提出基于FPGA(Field Programmable Gate Array)和Nios II软核技术的设计实现方法。将采集的数据和FPGA 的配置数据共享配置存储器空间, 可以节省额外的存储器件,降低系统成本。实验中以EP2C35F672C8 为控制核心、AD7980 为模数转换器、EPCS64 为存储介质, 实现了15 路模拟信号的完全并行采集。该系统可实现对多路ADC(Analog-to-Digital Converter)的并行控制, 从而实现多路信号的并行高速采集。由于采用了软核技术, 使系统具有很高的灵活性和可扩展性。实验结果表明, 此设计为要求成本低、系统升级频繁的工程提供了新的思路。  相似文献   

5.
基于ADC083000的高速数据采集系统设计   总被引:1,自引:0,他引:1  
文章以超宽带雷达侦察接收机信号处理为应用背景,论述了一种基于ADC083000的高速数据采集系统的设计方案。该方案以Xilinx公司Virtex-5系列FPGA为平台,控制高速模数转换器ADC083000,完成雷达信号的带通采样、数据传输、存储、信号处理功能,并选取高速DDR2作为存储设备,解决海量数据存储问题。该方案实现了软件、硬件设计,测试结果验证了方案的可行性。  相似文献   

6.
高速数据采集系统在ATEM中的实现   总被引:2,自引:1,他引:2  
针对原TEM(Transient Electromagnetic)发射机在前端电流取样中存在的信号畸变问题,提出在发射线圈中串入纯电阻的解决方案;从数据反演出发分析指出准确记录发射电流下降沿波形,并根据该波形数据计算出发射电流值和电流关断时间;提出选用AVR(Advance Reduced Instruction)单片机AT90S8515,Maxim公司AD(Analog to Digital)芯片MX7821和IDT公司FIFO(First In First Out)芯片IDT7204设计实现一套1.65 Mbit高速数据采集系统,比原采集系统采样速率提高了2倍,采样精度提高了约400%.该系统已成功应用在ATEM(Array Transient Electromagnetic)发射机中,并在多次野外试验中证明,该系统工作稳定,达到了设计目的.  相似文献   

7.
RS485高速数据传输协议的设计与实现   总被引:13,自引:0,他引:13  
为实现远距离的高速基带信号传输,该文设计了一种以RS485标准为物理层基础,在现场可编程门阵列(FPGA)平台上实现的数据传输协议.该协议利用串行信号的跳变沿作为高速时钟检测的起点实现位同步,可以有效地解决信号码间干扰问题;利用8B/10B编码实现帧同步,可以保证位同步的准确性和帧同步控制字符的可靠性.该文利用FPGA平台对协议进行了实验测试,测试结果表明该协议可以实现220 m距离上的14.5 Mb/s的有效数据传输,为长距离的高速数据传输提供了可靠的实现方法.  相似文献   

8.
多通道大容量高速数据采集系统   总被引:9,自引:0,他引:9  
在国家重点工程《型号工程全机液压导管脉动应力测量与数据处理分析系统》的研究中,作者采用20世纪90年代的先进的技术及有效的算法,解决了多通道、大容量微弱信号的高速采样及实时数据处理和大数据量[一次采样最多360MBytes]的实时存盘等技术难题。数据的后处理也比传统的处理方法提高了近10倍,使得在测试现场就可以于较短时间内得到测试结果。  相似文献   

9.
应用Petri网中的条件 /事件 (C/E)系统建立半双工通信协议模型 ,并应用Petri网工具对协议模型进行分析 ,使用电子设计自动化 (EDA)技术 ,对基于C/E系统的协议模型进行高速硬件描述语言 (VHDL)程序设计 ,并由现场可编程门阵列 (FPGA)器件实现该模型 ,为协议的验证和实现提供了一种方法  相似文献   

10.
基于FPGA的动态轨道衡数据采集系统   总被引:1,自引:0,他引:1  
提出了基于现场可编程门阵列(FPGA)动态轨道衡数据采集系统.该系统以AD7703作为模数转换器件,并采用FPGA作为采样控制器,对8路传感器信号采样,采样值以异步串行方式通过RS232接口输出到上位机.整个系统逻辑的设计在QuartusⅡ9.0开发环境下完成.硬件测试结果表明,通过采用AD7703的自标定方式,有效解决了数据采集过程中出现的零点漂移、增益误差等问题.利用FPGA的并行处理能力,可以对8路信号并行采样,提高数据采集的速率,满足了轨道衡高精度、高速度的设计要求.  相似文献   

11.
介绍了基于单片机和FPGA的高速数据采集系统的硬件设计,提供了电路图的连接方案,指出了系统的流程图和设计语言。  相似文献   

12.
本文介绍了一种基于PCI总线的高速数据采集系统,该系统基于PCI总线技术,充分利用SDRAM的海量存储能力和FPGA的编程灵活性的特点,实现了数据的高速采集、SDRAM的海量存储和PCI的桥接传输三者的结合.  相似文献   

13.
TMS320C40实现图象高速采集与处理系统   总被引:6,自引:9,他引:6  
利用高帧频 CCD图象传感和高速 DSP(TMS3 2 0 C40 ) ,设计出先进的动态图象高速采集和 RS- 4 2 2 A数据传输系统 ,将光学图象转化为便于计算机处理的数字化图象。以高速 DSP及快速存储器为核心设计并实现高速图象的数字缓冲接口系统 ,与 PC主机构成双机系统 ,并采用 DMA数据通信方式 ,以提高数据的传输速度 ,使采集系统主机能正确接收和处理图象数字信号。  相似文献   

14.
为4 MV静电正离子加速器设计制作了核辐射监测系统,采用高速多通道核辐射信号采集控制系统.该系统的核电路部分采用最新的芯片产品和优化的软件编程,硬件安排合理.在仅仅更换不同的探头后,便可探测分析γ,x及快中子辐射.在参数稍做调整之后,就可以广泛适用于其他辐射监测.  相似文献   

15.
高速数据采集系统干扰抑制   总被引:3,自引:0,他引:3  
基于超声探伤的数据采集系统,提出了各种干扰对系统的影响及干扰的抑制方法。主要介绍了输入端干扰的抑制以及电路板设计中的抗干扰措施。  相似文献   

16.
利用调制波测量光速的关键在于测量调制波的波长,实验中采用相位差法测调制波的波长。通过对实验数据的处理分析,可知调制波的频率对测量误差基本上没有影响,测量误差主要是来源于波长的测量误差。  相似文献   

17.
信息时代的快速发展带来的是信息总量呈现几何级数的增加,而海量数据的存储和分析处理对计算机硬件能力和数据分析能力都是一个极大的挑战.数据挖掘算法是针对于大批量数据处理而提出并逐步发展起来的,基于完备的数据库技术,可以在云计算算法、矩阵压缩算法和并行关联算法的基础上,进行算法集成,能进一步提高数据挖掘的速度、精度和时效性,在实际海量数据的处理过程中有较好的适应性,为海量数据处理提供了新的技术分析方法.  相似文献   

18.
基于DSP的高速数据采集系统的研制   总被引:9,自引:7,他引:2  
介绍一种以TMS320VC5402DSP为核心处理器的高速数据采集系统,该系统可同时对多路模拟信号进行数据采集,各通道采样率同时同步可达1MHz。经过高速处理器的实时处理,通过PCI总线将数据传送到上位主控计算机端,作进一步处理与分析。该系统可以广泛应用于多通道模拟信号高速采集的场合。  相似文献   

19.
袁柳  李皓  李勐  涂吉 《科学技术与工程》2019,19(22):235-240
面向图像处理数据的高速传输和快速处理需求,设计实现了基于PCIe高速通信接口的图像处理系统。在Net FPGA SUME平台的基础上,借助Riffa PCIe架构实现中央处理器(central processing unit,CPU)和现场可编程门陈列(field-programmable gate array,FPGA)高速数据传输,充分发挥PCIe总线接口高效性、灵活性、可扩展、低延迟传输性能。设计统一图像处理和管理硬件接口,支持高效实现卷积神经网络(convolutional neural network,CNN)手写字符识别的FPGA加速处理。测试表明:PCIe传输速度可以达到2. 86 GB/s; CNN手写字符识别单张图片运行时间为1. 58 ms。研究结果可有效提升图像处理系统的数据传输和处理能力。  相似文献   

20.
在高速数据采集系统中、数据的传送方式至关重要。本文详细分析了DMA方式在曲面轮廓测量数据采集中的必要性,给出了DMA方式的硬件线路,叙述了其工作原理和编程方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号