共查询到18条相似文献,搜索用时 93 毫秒
1.
随着集成电路向深亚微米、纳米技术发展,等离子体充电对制造工艺造成的影响,尤其对超薄隧道氧化层的损伤越来越显著.本文分析了等离子体工艺损伤机理以及天线效应,设计了带有多晶、孔、金属等层次天线监测结构的电容和器件,并有不同的天线比.设计结构简单、完全工艺兼容,测试结果直观、测量灵敏度高等优点,实现了等离子体损伤芯片级工艺监控.测试分析表明,不同的膜层结构,等离子体损伤程度不同,当天线比大于103以后,充电损伤变得明显.同时测试也发现了工艺损伤较为严重的环节,为优化制造工艺,提高超薄栅氧化层抗等离子体损伤能力提供了科学的依据. 相似文献
2.
3.
4.
等离子体技术的广泛应用给工艺可靠性带来了挑战,等离子体损伤的评估成为工艺可靠性评估的重要内容之一。针对大马士革工艺中的等离子体损伤问题,提出了天线扩散效应,确定了相应工艺的天线扩散系数,提高了工艺可靠性评估的准确性。根据不同介质层沉积对器件的影响,确定了等离子体增强化学气相沉积(PECVD)是大马士革工艺中易造成等离子体损伤的薄弱环节之一。实验结果表明,同种工艺满足相同的天线扩散效应,此时工艺参数的改变不会影响天线扩散系数。对带有不同天线结构的PMOS器件进行可靠性分析,得知与密齿状天线相比,疏齿状天线对器件的损伤更严重,确定了结构面积和间距是影响PECVD工艺可靠性水平的关键参数。 相似文献
5.
6.
《固体电子学研究与进展》2015,(1)
通过对硅膜中最低电位点电位的修正,得到复合型栅氧化层薄膜双栅MOSFET亚阈值电流模型以及阈值电压模型。利用MEDICI软件,针对薄膜双栅MOSFET,对四种复合型栅氧化层结构DIDG MOSFET(Dual insulator double gate MOSFET)进行了仿真。通过仿真可知:在复合型结构中,随着介电常数差值的增大,薄膜双栅器件的短沟道效应和热载流子效应得到更有效的抑制,同时击穿特性也得到改善。此外在亚阈值区中,亚阈值斜率也可以通过栅氧化层设计进行优化,复合型结构器件的亚阈值斜率更小,性能更优越。 相似文献
7.
8.
《电子与封装》2016,(6):31-35
WAT(Wafer Accept Test)即硅圆片接收测试,就是在半导体硅片完成所有的制程工艺后,对硅圆片上的各种测试结构进行电性测试,它是反映产品质量的一种手段,是产品入库前对wafer进行的最后一道质量检验。随着半导体技术的发展,等离子体工艺已广泛应用于集成电路制造中,离子注入、干法刻蚀、干法去胶、UV辐射、薄膜淀积等都可能会引入等离子体损伤,而常规的WAT结构无法监测,可能导致器件的早期失效。设计了新的针对离子损伤的WAT检测结构,主要是缩小了栅端面积,在相同天线比的情况下天线所占面积呈几何级下降,使得评价结构放置在划片区变得可能。 相似文献
9.
10.
毫米波和太赫兹(THz)波天线扫描技术已经成为当前电磁领域研究的热点,光生等离子体栅(PIPG)扫描天线技术作为一种低成本的快速扫描技术为操控毫米波和THz波提供了新的方法和思路。本文将对PIPG扫描天线的原理、结构、效率和方向图等主要研究进展做详细的论述,并且对PIPG扫描天线的研究意义和存在的主要问题进行讨论和展望,希望对PIPG扫描天线的研究和应用提供参考。 相似文献
11.
12.
MOS器件中的等离子损伤 总被引:1,自引:0,他引:1
随着栅极氧化膜的减薄,等离子对氧化膜的损伤(Plasma Process Induced Damage,P2ID)越来越受到重视.它可以使MOS器件的各种电学参数发生变化,从而影响器件的性能.本文详细介绍了等离子损伤引起的机理、表征方法以及防止措施. 相似文献
13.
14.
介绍在等离子工艺中的等离子充电损伤,并且利用相应的反应离子刻蚀(RIE)Al的工艺试验来研究在nMOSFET器件中的性能退化。通过分析天线比(AR)从100:1到10000:1的nMOSFET器件的栅隧穿漏电流,阈值Vt漂移,亚阈值特性来研究由Al刻蚀工艺导致的损伤。试验结果表明在阈值Vt漂移中没有发现与天线尺寸相关的损伤,而在栅隧穿漏电流和低源漏电场下亚阈值特性中发现了不同天线比的nMOS器件有相应的等离子充电损伤。在现有的理解上对在RIEAl中nMOS器件等离子充电损伤进行了讨论,并且基于这次试验结果对减小等离子损伤提出了一些建议。 相似文献
15.
16.
低温沉积薄膜技术在制作先进的微电子学器件和集成多功能传感器方面非常重要。最近,应用微波电子回旋共振(ECR)等离子体溅射法沉积成高性能、高沉积速率和低基片温度的ZnO薄膜。本文叙述应用微波ECR等离子体溅射法沉积ZnO膜的制法及其性能。 相似文献
17.